您的位置: 专家智库 > >

国家自然科学基金(90607009)

作品数:10 被引量:26H指数:3
相关作者:曾烈光金德鹏苏厉林世俊张媛媛更多>>
相关机构:清华大学更多>>
发文基金:国家自然科学基金国家自然科学基金创新研究群体项目国家高技术研究发展计划更多>>
相关领域:电子电信更多>>

文献类型

  • 10篇中文期刊文章

领域

  • 10篇电子电信

主题

  • 5篇上网
  • 5篇片上网络
  • 5篇网络
  • 3篇延时
  • 2篇异步
  • 2篇全局异步局部...
  • 2篇拓扑
  • 2篇路由
  • 2篇GALS
  • 2篇MESH
  • 2篇NOC
  • 2篇NETWOR...
  • 2篇NETWOR...
  • 1篇低延时
  • 1篇虚拟化
  • 1篇虚通道
  • 1篇延时估计
  • 1篇双链
  • 1篇死锁
  • 1篇吞吐

机构

  • 8篇清华大学

作者

  • 8篇曾烈光
  • 7篇金德鹏
  • 5篇苏厉
  • 4篇林世俊
  • 4篇张媛媛
  • 3篇孙光
  • 1篇周郭飞
  • 1篇张凡
  • 1篇贺媛
  • 1篇王力行
  • 1篇李勇

传媒

  • 7篇清华大学学报...
  • 2篇Tsingh...
  • 1篇传感器与微系...

年份

  • 2篇2012
  • 2篇2011
  • 1篇2010
  • 2篇2009
  • 2篇2008
  • 1篇2007
10 条 记 录,以下是 1-10
排序方式:
Universal GALS Platform and Evaluation Methodology for Networks-on-Chip被引量:1
2009年
A networks-on-chip (NoC) cost-effective design method was given based on the globallyasynchronous locally-synchronous (GALS) interconnect structure. In this method, the synchronous mode was used to transmit data among routers, network interface (NI), and intellectual property (IP) via a synchronous circuit. Compared with traditional methods of implementing GALS, this method greatly reduces the transmission latency and is compatible with existing very large scale integration (VLSI) design tools. The platform designed based on the method can support two kinds of packetizing mechanisms, any topology, several kinds of traffic, and many configurable parameters such as the number of virtual channels, thus the platform is universal. An NoC evaluation methodology is given with a case study showing that the platform and evaluation methodology work well.
林世俊苏厉金德鹏曾烈光
关键词:WORMHOLE
片上网络中低延时可扩展的路由器结构设计被引量:1
2012年
为了满足片上网络中路由器能同时支持多个IP核的要求,并同时具有较好的延时性能,设计了一种分布式路由和仲裁的路由器结构。其中的仲裁模块根据当前路由器各输入端口的请求状态和下一路由器相应输入端口缓冲器的状态进行仲裁,此仲裁方法提高了数据包传输的成功率,从而降低了传输延时,使路由器具有良好的延时性能,同时仿真结果表明:该路由器在面积开销方面具有良好的可扩展性。
张媛媛孙光苏厉金德鹏曾烈光
关键词:片上网络路由器低延时可扩展
基于三维Mesh片上网络的双链路互连架构被引量:1
2012年
片上网络(network on chip,NoC)作为一种全新的片上互连通信架构,面积受限,却具有丰富的线资源。而且,三维片上网络的层间互连线很短,同时提供了在第三维度上的互连扩展性。根据这些特性,该文提出了一种基于三维Mesh片上网络的双链路互连架构。在垂直方向上,该架构采用双链路互连,使其通信带宽加倍;而且,跨层连接的垂直链路降低了消息传输的路由跳数。这些都带来网络平均延时的降低和最大吞吐量的提高,却仅仅增加一些控制逻辑电路。仿真结果验证了理论分析。与传统的单链路架构相比,该架构以较小的面积开销换取了较大的性能提高。
孙光林世俊张媛媛苏厉金德鹏曾烈光
关键词:片上网络延时吞吐量
Evaluation and Analysis of Packet-Length Effect on Networks-on-Chip
2010年
The network-on-chip (NoC) design methodology is an important trend for large system-on-chip designs to reduce the bandwidth and power constraints in traditional synchronous bus architectures. In the design of packet-based NoC, the packet-length plays an important role in the NoC throughput, latency, and energy consumption. The appropriate NoC packet-length was selected based on simulation and analysis of the packet-length effect on NoC for variable average data block length (ADBL) configuration parameters. A trade-off curve among throughput, latency, and energy consumption was developed and shows that the optimum packet length increases as the ADBL increases.
金德鹏林世俊苏厉周郭飞曾烈光
关键词:NETWORK-ON-CHIPSYSTEM-ON-CHIP
分布式同步的GALS片上网络及其接口设计被引量:12
2008年
为了降低数据的传输延迟,提出了一种分布式同步方式实现全局异步局部同步(GALS)片上系统。该方式通过引入时钟来实现相邻网络节点之间的数据传输,使数据传输最小延迟由原来无时钟通信方式的4个线延迟减少到1个线延迟,大大降低了数据传输延迟。同时设计了支持该方式的跨时钟域接口。该接口不仅支持多路数据在同一物理链路中传输,而且允许在每个传输周期动态分配各路数据的带宽。仿真结果表明:支持4通道和16位宽数据的接口总共占用722个ALUT(adaptive look-up table)和支持204.5 MHz的时钟速率,占用较少面积和支持较高的时钟速率。
林世俊张凡金德鹏曾烈光
关键词:片上网络全局异步局部同步
改进的RLC互连线延时估算方法被引量:3
2008年
为了提高超大规模集成电路中全局互连线延时估算的精度,提出了一种基于RLC模型延时估算的方法。该方法将互连系统中的延时分为2部分:电磁波传输延时和波形上升沿延时,并分别进行估算。计算出电磁波传输延时,并消除其对原传输函数的影响得到一个新的传输函数。利用一种稳定的二阶RLC模型对新传输函数进行逼近,估算出波形上升沿延时。实验结果表明:该方法在后者远大于前者的时候,其估算结果至少能保证和传统方法有相同的精度。而在两者大小相当的情况下,该方法能够较大地提高对延时估算的精度。
周郭飞金德鹏曾烈光
关键词:互连线RLC模型延时估计
无线城域网802.16系统的接纳控制算法被引量:4
2007年
为了提高无线城域网802.16系统长时期的性能和带宽利用率,针对标准的四类服务连接提出了一种有效的接纳控制算法。它为实时服务越区切换连接预留部分带宽,通过带宽借用让非实时轮询服务连接按照优先级逐次放弃部分带宽直到最小保留速率要求,这样基站能够接纳更多的四类服务连接并最大化利用带宽。仿真表明所提出的算法降低了实时服务越区切换连接的阻塞率,提高了系统带宽利用率和非实时轮询服务连接的传输容量。
贺媛王力行曾烈光
关键词:无线城域网IEEE媒体接入控制服务质量接纳控制
三维片上网络中torus与mesh拓扑结构的性能评估被引量:2
2011年
由于三维集成电路是集成电路发展的一个主要趋势,片上网络已经被讨论用于解决大规模三维集成电路的互连问题。在三维片上网络中,拓扑结构的选择至关重要。该文通过数学分析和软件仿真,对片上网络的两种常见拓扑结构(torus结构和mesh结构)在三维片上网络中的通信性能(传输延时和吞吐量)和面积开销进行了评估。结果表明:在向片上网络中注入的数据包流量均匀分布的情况下,采用维序路由时,三维torus结构比三维mesh结构具有更优的吞吐量和延时性能,但需要更多的面积开销。
张媛媛林世俊苏厉金德鹏曾烈光
关键词:片上系统拓扑结构
基于虚拟化片上网络的二级优先维序路由算法被引量:2
2011年
为了满足片上网络虚拟化过程中产生的不规则拓扑子网内部的通信需要,提出了一种二级优先维序路由算法。该算法通过2 b的配置信息,决定在不同拓扑结构中每个路由器的两个优先路由方向,使其能快速有效地在以下两类拓扑中路由:3个Mesh以任意方式连接成的拓扑结构,或者是任何满足最小路径原则的拓扑结构。该文分析了该算法的路由连通性和死锁避免问题,并在FPGA(field-pro-grammable gate arrays)器件EP2S180F1020C3上的进行了综合仿真。仿真结果表明:跟传统的维序路由算法相比,该算法路由器增加面积只有1.2%,即以几乎可以忽略的代价有效地实现了两类拓扑集的路由。
孙光张媛媛李勇苏厉金德鹏曾烈光
关键词:虚拟化不规则拓扑路由算法死锁
虚通道数和时钟比率对片上网络的影响被引量:1
2009年
为了优化片上网络的性能和实现面积,基于环状和蜘蛛网状的拓扑结构和片上网络局部化自相似数据源,分析了虚通道数目和时钟比率对片上网络延迟和吞吐量性能的影响;并在可编程器件EP2S180F1508C5上实现了支持全局异步局部同步结构和虫孔交换的路由节点,分析了虚通道数目对路由节点面积的影响。仿真结果表明:在片上网络局部化自相似数据源下,为了使片上网络达到较高的吞吐量和较低的传输延迟并占用较少的硅片面积,路由节点必须设置3个虚通道和至少2¨1的时钟比率。
林世俊苏厉金德鹏曾烈光
关键词:片上网络全局异步局部同步
共1页<1>
聚类工具0