您的位置: 专家智库 > >

国家自然科学基金(60676009)

作品数:22 被引量:54H指数:4
相关作者:杨银堂朱樟明蔡伟曹寒梅王宗民更多>>
相关机构:西安电子科技大学中国航天北京微电子技术研究所秉亮科技(苏州)有限公司更多>>
发文基金:国家自然科学基金国家杰出青年科学基金国家教育部博士点基金更多>>
相关领域:电子电信自动化与计算机技术电气工程更多>>

文献类型

  • 22篇期刊文章
  • 3篇会议论文

领域

  • 21篇电子电信
  • 3篇自动化与计算...
  • 1篇电气工程

主题

  • 7篇CMOS
  • 5篇低功耗
  • 5篇功耗
  • 3篇电路
  • 3篇信号
  • 3篇英文
  • 3篇互连
  • 3篇PWM
  • 2篇带隙电压基准
  • 2篇带隙电压基准...
  • 2篇带隙基准
  • 2篇带隙基准源
  • 2篇低失真
  • 2篇电压基准
  • 2篇电压基准源
  • 2篇多模式
  • 2篇氧化物半导体
  • 2篇振荡器
  • 2篇省电模式
  • 2篇转换器

机构

  • 18篇西安电子科技...
  • 4篇中国航天北京...
  • 1篇中芯国际集成...
  • 1篇秉亮科技(苏...

作者

  • 16篇杨银堂
  • 8篇朱樟明
  • 4篇陆铁军
  • 4篇王宗民
  • 4篇曹寒梅
  • 4篇蔡伟
  • 4篇刘毅
  • 2篇王乃迪
  • 2篇钱利波
  • 1篇朱虹
  • 1篇李娅妮
  • 1篇王晓袁
  • 1篇邓军
  • 1篇刘帘曦
  • 1篇顾新
  • 1篇王忠
  • 1篇李小珍
  • 1篇佟星元
  • 1篇张永铂
  • 1篇陈娟

传媒

  • 7篇Journa...
  • 3篇固体电子学研...
  • 3篇西安电子科技...
  • 2篇微计算机信息
  • 2篇电子器件
  • 1篇电子与信息学...
  • 1篇物理学报
  • 1篇微电子学与计...
  • 1篇东北师大学报...
  • 1篇Chines...

年份

  • 2篇2011
  • 2篇2010
  • 6篇2009
  • 14篇2008
  • 1篇2007
22 条 记 录,以下是 1-10
排序方式:
A high efficiency PWM CMOS class-D audio power amplifier被引量:2
2009年
Based on the difference close-loop feedback technique and the difference pre-amp,a high efficiency PWM CMOS class-D audio power amplifier is proposed. A rail-to-rail PWM comparator with window function has been embedded in the class-D audio power amplifier. Design results based on the CSMC 0.5 μm CMOS process show that the max efficiency is 90%,the PSRR is –75 dB,the power supply voltage range is 2.5–5.5 V,the THD+N in 1 kHz input frequency is less than 0.20%,the quiescent current in no load is 2.8 mA,and the shutdown current is 0.5 μA. The active area of the class-D audio power amplifier is about 1.47 × 1.52 mm2. With the good performance,the class-D audio power amplifier can be applied to several audio power systems.
朱樟明刘帘曦杨银堂雷晗
关键词:场效应PWMCMOS
一种基于多模式振荡器的低待机功耗AC/DC电路设计被引量:1
2008年
检测负载电源变化,得到Igreen;检测芯片电源变化,得到Iburst。利用这两个检测电流控制振荡器的振荡频率及截止时间,从而实现变频工作模式和间歇工作模式,两种工作模式的结合保证了大的动态范围,使空载状态下的功耗降低到60mW。采用1μm 40V CMOS工艺流片,芯片面积为2.7mm2。
刘毅张永铂朱樟明
关键词:待机功耗
采用相邻耦合动态功耗优化的低功耗布线方法被引量:4
2007年
根据相邻信号线的逻辑电位计算两线耦合动态功耗.将这种方法应用于计算N位总线的M个连续时刻的功耗,得到N位总线的平均功率因子,以反映N位总线的相邻耦合平均动态功率.根据程序地址总线的数据,搜索得到对应最小平均功率因子的总线内信号线的排布方式,实现最优的低功耗总线布线,使程序地址总线的动态功耗降低了38.2%.
刘毅杨银堂王乃迪
关键词:低功耗布线
基于短循环程序特征的多模式低功耗编码算法被引量:2
2008年
提出了一种通过跳转地址与循环首地址的比较确定跳转时刻地址数据编码方式的低功耗编码算法。对于循环程序跳转,仍保持原传送地址;对于非循环的程序跳转,传送真实地址,并更新首地址寄存器。通过FFT算法程序对新算法、T0算法及T0-C算法进行了分析比较,结果表明新型算法更有效地降低了程序地址总线信号的翻转几率,从而降低动态功耗。实现了程序地址总线的编解码电路,并应用于16位定点DSPIP核设计,使程序地址总线功耗降低了76.4%。
刘毅王乃迪杨银堂
关键词:低功耗数字信号处理器编码技术总线
一种PWM/伪PFM双模调制的降压型DC/DC开关电源(英文)被引量:6
2008年
利用根据负载电流的大小变换调制模式的方法实现了一种降压型高转换效率的DC/DC开关电源.当控制电压占空比小于20%时,采用伪PFM(pseudo-pulse-frequency modulation)模式调制;占空比大于20%时,采用PWM(pulse-width modulation)模式调制,平均转换效率约为90%,输出电流范围为0.01-3.0A.控制芯片采用0.5μm DPDM CMOS工艺制造,并采用二次集成的方式在封装内部集成了功率p-MOSFET.
刘帘曦杨银堂朱樟明
关键词:脉宽调制占空比
一种0.8V衬底驱动轨对轨运算放大器设计被引量:2
2009年
采用衬底驱动技术设计低压低功耗轨对轨运算放大器。输入级采用衬底驱动MOSFET,有效避开阈值电压限制,将电源电压降至0.8V,实现低压下轨对轨共模输入范围。增加衬底驱动冗余差分对及反折式共源共栅求和电路实现恒定跨导控制,消除共模电压对输入级跨导的影响,输出采用前馈式AB类输出级,以提高动态输出电压范围。基于标准0.18μmCMOS工艺仿真运放,测得输出范围0.4~782.5mV,功耗48.8μW,电源抑制比58dB,CMRR65dB,直流开环增益63.8dB,单位增益带宽2.4MHz,相位裕度68°。版图设计采用双阱交叉空铅技术,面积为97.8μm×127.6μm。
杨银堂李娅妮朱樟明
关键词:衬底驱动低压低功耗轨对轨恒定跨导
基于S3C4510B的嵌入式路由器的研究
2009年
提出一种基于ARM微处理器S3C4510B和uClinux操作系统的嵌入式路由器的设计方案。首先简单介绍了Netlink套接字,然后分析嵌入式路由器的基本构成和主要功能,并在此基础上提出路由器硬件系统的设计方案,最后给出HDLC驱动程序和应用软件系统的设计与实现。介绍的嵌入式路由器完成IP包的路由功能,实现了TCP/IP协议和HDLC协议的相互转换。
朱虹顾新王忠陈娟
关键词:S3C4510BUCLINUX
A Low Voltage Bulk-driving PMOS Cascode Current Mirror
Based on the bulk driven PMOS transistor,a low voltage CMOS cascade current mirror(BDCCM) is presented, then t...
Zhangming ZhuJianbin MoYintang Yang
一种基于纳米级CMOS工艺的互连线串扰RLC解析模型被引量:9
2009年
基于纳米级CMOS工艺,综合考虑电容耦合与电感耦合效应,提出了分布式RLC耦合互连解析模型.采用函数逼近理论与降阶技术,在斜阶跃输入信号下提出了受扰线远端的数值表达式.基于90和65nm CMOS工艺,对不同的互连耦合尺寸下的分布式RLC串扰解析模型和Hspice仿真结果进行了比较,误差绝对值都在4%内,能应用于纳米级片上系统(SOC)的电子设计自动化(EDA)设计和集成电路优化设计.
朱樟明钱利波杨银堂
关键词:分布式
A Novel High Performance CMOS Current Switch Drive
The influence of current switch driver output resistance and glitch energy mechanism for D/A converter are ana...
Zhangming ZhuYuanjie SunYintang Yang
共3页<123>
聚类工具0