您的位置: 专家智库 > >

国家自然科学基金(60676011)

作品数:17 被引量:39H指数:3
相关作者:胡晨黄少珉杨军时龙兴王学香更多>>
相关机构:东南大学更多>>
发文基金:国家自然科学基金国家高技术研究发展计划国家教育部博士点基金更多>>
相关领域:自动化与计算机技术电子电信自然科学总论更多>>

文献类型

  • 17篇中文期刊文章

领域

  • 11篇自动化与计算...
  • 5篇电子电信
  • 1篇自然科学总论

主题

  • 3篇低功耗
  • 3篇嵌入式
  • 3篇小波
  • 3篇小波变换
  • 3篇离散小波变换
  • 3篇功耗
  • 3篇波变换
  • 2篇实时系统
  • 2篇片上系统
  • 2篇缓冲区
  • 2篇缓存
  • 2篇架构
  • 2篇仿真
  • 2篇JPEG20...
  • 2篇高性能
  • 1篇低功耗策略
  • 1篇递归
  • 1篇电路
  • 1篇动态功耗
  • 1篇动态功耗管理

机构

  • 17篇东南大学

作者

  • 6篇胡晨
  • 5篇黄少珉
  • 4篇时龙兴
  • 4篇杨军
  • 3篇王学香
  • 3篇戚隆宁
  • 3篇王超
  • 2篇张宇
  • 2篇张哲
  • 2篇曹鹏
  • 2篇陈鑫
  • 2篇时建龙
  • 2篇鲍丹
  • 1篇钱德俊
  • 1篇浦汉来
  • 1篇钟锐
  • 1篇周凡
  • 1篇李煊鹏
  • 1篇陆花
  • 1篇邓小莺

传媒

  • 4篇应用科学学报
  • 2篇固体电子学研...
  • 2篇现代电子技术
  • 1篇电子学报
  • 1篇东南大学学报...
  • 1篇计算机应用研...
  • 1篇电脑知识与技...
  • 1篇电路与系统学...
  • 1篇电子器件
  • 1篇微电子学
  • 1篇中国工程科学
  • 1篇中国图象图形...

年份

  • 4篇2010
  • 5篇2009
  • 2篇2008
  • 6篇2007
17 条 记 录,以下是 1-10
排序方式:
基于SEP5010 WinCE5.0的矩阵键盘驱动的设计与实现
2008年
在嵌入式系统中,键盘是重要的人机交互设备。对基于东南大学自主研发的SEP5010芯片和WinCE5.0操作系统的矩阵键盘驱动的研究与设计,正是为了解决基于此平台的手持导航设备的键盘驱动问题。根据平台上键盘布局的特殊性(非标准矩阵键盘),从驱动的工作原理、键盘中断处理程序的设计及键盘键值扫描算法的实现等方面,对WinCE5.0操作系统下的矩阵键盘驱动进行研究与设计,用户可根据需要决定各键的扫描码。目前该键盘驱动方案已经成功应用于该款手持导航设备。
时建龙鲍丹黄少珉
关键词:WINCE键盘驱动矩阵键盘
能耗期望的动态功耗管理预测性策略
2009年
现有动态功耗管理预测性策略基于部件空闲时间前后的关联性进行预测,在系统随机服务请求环境下面临失效.该文从概率统计的角度提出基于空闲时间能耗期望的预测策略,该策略使部件在空闲时进入空闲时间能耗期望值最低的模式,并从理论上证明了比方法具有最优的节能效果.实验结果表明,在系统服务请求的指数分布与Pareto分布下,与传统预测性策略相比,该策略获得了更低的部件平均功耗.
黄少珉戚隆宁杨军胡晨
关键词:动态功耗管理低功耗
面向存储系统的低功耗SoC设计
2007年
降低存储系统功耗是SoC设计中的重要问题,基于对程序执行与器件特性的分析,在SDRAM中引入数据缓冲区,给出针对多进程数据访问特性的实现方法,降低了程序运行时外存设备的功耗。在EMI中实现了指令FIFO,并给出定制方法,降低了程序运行时的SDRAM能耗。实验与仿真表明,该方法能有效降低程序运行时SoC存储系统整体功耗。
黄少珉周凡张宇胡晨
关键词:低功耗片上系统设计缓冲区
面向片上系统的高性能SDRAM控制器设计被引量:9
2007年
在分析了SDRAM存取原理之后,提出并设计了一种面向片上系统的高性能SDRAM控制器。该控制器采用数据写缓存方式降低了数据在存取内存时的等待时间;并引入了两组双通道预取指令缓冲器,每组双通道都用以减少取指令时的等待时间,采用两组的结构是为了增加指令预取的命中率;同时还使用了四路组关联的片上堆栈存储器来降低SDRAM的页失效频率,从而降低了因页失效而需要等待的时钟周期。实验证明,与传统的控制器相比,SDRAM的存取等待时间降低了63%,页失效频率降低了64%,总的指令执行平均时间为原来的40.5%。
张宇时龙兴王学香黄少珉
关键词:片上系统
一种快速锁定数控锁相环被引量:3
2010年
提出了一种快速锁定数控锁相环结构.该锁相环具有频率捕获模式和相位捕获模式2种工作模式.在频率捕获模式,通过提出的一种新的算法,可以迅速缩小参考时钟和反馈时钟之间的频率差.在相位捕获模式,数控锁相环能够达到更精确的相位锁定.为了验证提出的数控锁相环结构和算法,该数控锁相环电路采用SMIC0.18μm logic1P6M CMOS工艺实现,面积为0.2mm^2,频率范围为48-416MHz.实测结果表明,数控锁相环只需要2个参考时钟周期就锁定在376MHz.数控锁相环锁定后功耗为11.394mW,峰峰值抖动为92ps,周期抖动为14.49ps.
陈鑫杨军胡晨
关键词:数控振荡器
基于扩展控制流图的片上存储器分配策略被引量:8
2007年
本文提出一种基于扩展控制流图(ECFG)的片上存储器(Scratch-Pad Memory,SPM)分配策略,该策略首先把程序划分为全局变量、全局堆栈、指令块等节点,用包含节点和节点间关系的ECFG来描述应用程序,接着采用考虑了节点间关系的改进的背包算法把选中的节点分配到SPM中.实验表明该策略比采用单纯背包算法的SPM分配策略减少应用程序执行时间11%,比不使用SPM时减少56%,大大提高了SoC存储子系统的性能.
王学香浦汉来杨军
关键词:片上存储器控制流图
图像块状瑕疵消除及边缘作用的分析
2009年
块状瑕疵是基于离散余弦变换的图像压缩常见问题之一,会造成图像质量的明显退化。文中提出一种新的块状瑕疵消除(解块滤波)方法。通过对近期解块滤波中边缘图提取方法及其作用的分析,引入压缩数据块的类型判断标准进行分划并提取边缘图,采用自适应复合方法消除图像中块状瑕疵。所有的计算都在压缩域中进行,因此对原始数据的压缩特性没有任何影响。实验结果表明,与现有其他方法相比,该方法覆盖范围广,输出稳定,处理后图像视觉效果好。
朱方时龙兴
关键词:边缘检测离散余弦变换
基于SEP5010芯片的引导方案的研究与优化被引量:1
2008年
系统引导是嵌入式系统开发过程中的一个重要环节,其启动速度是嵌入式系统一个重要指标。对东南大学自主研发的SEP5010芯片的引导方案的研究,正是从提高启动速度,缩短启动时间方面来考虑的。从配置最优分频比、打开缓存(I-cache)、选择下载协议、设计不同功能的启动方式这4个方面对引导方案进行研究与优化。实验表明,通过以上优化,系统启动时间大大缩短,启动速度平均要提高84.7%,满足了嵌入式系统对快速启动的要求。目前,该引导方案已经成功应用于一款手持导航设备。
鲍丹时建龙戚隆宁胡晨
关键词:缓存
Matlab环境下的全数字锁相环仿真模型被引量:14
2007年
由于锁相环工作频率高,用SPICE对锁相环进行仿真,数据量大,仿真时间长。而在设计初期,往往并不需要很精确的结果。因此,为了提高锁相环设计效率,有必要为其建立一个高效的仿真模型。在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字锁相环的仿真模型;对全数字锁相环版图进行了SPICE仿真,与该模型的仿真结果相验证。
陈鑫邓小莺
关键词:全数字锁相环MATLAB仿真模型
一种高效的多级递归提升离散小波变换VLSI架构被引量:1
2007年
提出了一种基于提升模式的递归算法实现多级离散小波变换,该算法通过交错计算各级小波变换,提高了运算效率.文中以9/7提升小波为例,给出了相应的多级离散小波变换架构.该架构在Altera的StratixⅡEP2S60 FPGA上得到了综合验证,运行频率达到了80 MHz.分析和比较表明,该架构能够显著减少多级离散小波变换的运行时间,提高硬件利用率,减少存储器大小,具有速度快、面积小、功耗低等优点.和已有的架构相比,硬件利用率最大可提高22%.
曹鹏王超李杰
关键词:离散小波变换超大规模集成电路递归
共2页<12>
聚类工具0