您的位置: 专家智库 > >

国家科技重大专项(2012ZX03001020)

作品数:4 被引量:3H指数:1
相关作者:任俊彦许俊叶凡王晶晶冯泽民更多>>
相关机构:复旦大学更多>>
发文基金:国家科技重大专项更多>>
相关领域:电子电信更多>>

文献类型

  • 4篇中文期刊文章

领域

  • 4篇电子电信

主题

  • 3篇转换器
  • 3篇模数转换
  • 3篇模数转换器
  • 1篇电路
  • 1篇时分复用
  • 1篇数模
  • 1篇数模混合
  • 1篇数模混合电路
  • 1篇内置
  • 1篇全数字
  • 1篇逐次逼近型
  • 1篇逐次逼近型模...
  • 1篇流水线ADC
  • 1篇流水线模数转...
  • 1篇可测试性
  • 1篇可测试性设计
  • 1篇混合电路
  • 1篇复用
  • 1篇比较器
  • 1篇IP核

机构

  • 4篇复旦大学

作者

  • 4篇任俊彦
  • 3篇许俊
  • 2篇叶凡
  • 1篇林涛
  • 1篇王明硕
  • 1篇顾蔚如
  • 1篇陈迟晓
  • 1篇束晨
  • 1篇冯泽民
  • 1篇周雪荣
  • 1篇王晶晶
  • 1篇魏蕊

传媒

  • 3篇复旦学报(自...
  • 1篇固体电子学研...

年份

  • 1篇2016
  • 1篇2014
  • 2篇2013
4 条 记 录,以下是 1-4
排序方式:
一种用于数模混合电路的可测试性设计IP核被引量:2
2014年
介绍了一种用于数模混合电路的可测试性设计IP核。该IP核可作为辅助测试的模块嵌入到数模混合电路中,利用串口通信技术,由单片机(MCU)或FPGA向IP内部串行输入控制信号,完成对待测数模混合电路的数字校正和模拟校正或者输出待测电路中的部分静态电压节点,由此提高测试的成功率。电路采用TSMC 65nm工艺设计并流片,功耗为600μW,核心面积为110μm×80μm,适合数模混合电路的片上集成。
冯泽民王晶晶陈迟晓许俊任俊彦
关键词:可测试性设计数模混合电路串口通信
一种12-bit 50-MS/s 4-mW带比较器失调校正的逐次逼近型模数转换器
2013年
本文设计了一款低功耗12-bit 50-MS/s逐次逼近型模数转换器,提出了一种动态比较器失调电压校正技术,取代了采用预放大器降低比较器失调电压的传统方法,解决了比较器低功耗和高精度之间的矛盾;基于时分复用的方法,改进了转换器核心数字逻辑,只需传统结构1/2的硬件电路便能实现相同的功能.此外,本文针对桥接电容和寄生电容引入的非线性问题做了详细的分析和公式推导.本设计采用SMIC 65nm标准CMOS工艺,核心芯片供电电压为1.2V,采样速率为50MS/s,版图后仿真结果表明,该ADC可达到71.5dB的信噪比和84.5dB的无杂散动态范围,功耗为4mW,芯片核心面积为0.3×0.2mm2.
林涛顾蔚如王明硕叶凡许俊任俊彦
关键词:逐次逼近型模数转换器时分复用
流水线ADC中MDAC开关电阻的优化
2013年
针对流水线模数转换器中余量增益数模转换器的快速建立,提出了在放大阶段带开关电阻的余量增益数模转换器的电路级模型和系统级模型,通过数学分析和图形分析给出了开关电阻对于余量增益数模转换器建立的影响,并提出了开关电阻的优化方案.分析和仿真结果表明,在开关电阻有变动的情况下,优化方案能够保证快速建立的有效性.
魏蕊束晨许俊任俊彦
关键词:流水线模数转换器
一种采用标准数字单元实现的5bit 100MS/s全数字闪烁型模数转换器被引量:1
2016年
设计了一种全数字实现的5bit闪烁型模数转换器,该设计的核心思想是通过差分延时链对,将输入的差分模拟信号转换为延时信号,再经过锁存器得到与相应参考电压的比较结果.该数字比较器的参考电压内置于差分延时链对,无需从外部输入.采样保持电路的开关和保持电容也使用数字库中的合适器件代替.该模数转换器完全采用标准数字单元库中的单元搭建而成,与传统实现方法相比,在功耗、面积及设计复杂度上均有了较大程度的改善.电路采用TSMC 65nm工艺设计,核心面积为0.02mm2,在采样频率为100MS/s的情况下,后仿真功耗低达0.6mW,SFDR为37.89dB,ENOB为4.55bit.
薛香艳周雪荣叶凡任俊彦
共1页<1>
聚类工具0