您的位置: 专家智库 > >

国家自然科学基金(60873212)

作品数:19 被引量:40H指数:4
相关作者:李晋文曹跃胜胡军张民选肖立权更多>>
相关机构:国防科学技术大学国防科技大学并行与分布处理国防科技重点实验室更多>>
发文基金:国家自然科学基金国家高技术研究发展计划国家重点实验室开放基金更多>>
相关领域:电子电信自动化与计算机技术文化科学化学工程更多>>

文献类型

  • 19篇期刊文章
  • 4篇会议论文

领域

  • 13篇电子电信
  • 9篇自动化与计算...
  • 1篇化学工程
  • 1篇文化科学

主题

  • 6篇网络
  • 5篇信号
  • 5篇上网
  • 5篇片上网络
  • 4篇信号完整性
  • 3篇映射
  • 3篇DDR3
  • 2篇低噪
  • 2篇低噪声
  • 2篇低噪声放大器
  • 2篇噪声系数
  • 2篇天线
  • 2篇吞吐
  • 2篇无线
  • 2篇路由
  • 2篇宽带
  • 2篇过孔
  • 2篇放大器
  • 2篇封装
  • 2篇超宽带

机构

  • 16篇国防科学技术...
  • 2篇并行与分布处...
  • 2篇国防科技大学
  • 1篇长沙学院

作者

  • 19篇李晋文
  • 9篇曹跃胜
  • 7篇胡军
  • 6篇张民选
  • 4篇肖立权
  • 3篇何小威
  • 3篇齐树波
  • 2篇陈延仓
  • 2篇谢伦国
  • 2篇史林森
  • 2篇黎铁军
  • 1篇赵天磊
  • 1篇刘光明
  • 1篇蒋江
  • 1篇宋振龙
  • 1篇袁焱
  • 1篇黄彩霞
  • 1篇李琼
  • 1篇乐大珩
  • 1篇刘尧

传媒

  • 8篇计算机工程与...
  • 2篇上海交通大学...
  • 1篇Journa...
  • 1篇计算机研究与...
  • 1篇电子学报
  • 1篇湖南大学学报...
  • 1篇电气电子教学...
  • 1篇微电子学
  • 1篇计算机科学
  • 1篇Scienc...
  • 1篇计算机技术与...

年份

  • 1篇2023
  • 1篇2016
  • 2篇2014
  • 2篇2013
  • 6篇2012
  • 5篇2011
  • 1篇2010
  • 5篇2009
19 条 记 录,以下是 1-10
排序方式:
1.5-6GHz增益和噪声系数稳定的两级超宽带CMOS低噪声放大器设计与性能模拟被引量:10
2010年
针对UWB应用设计实现了一个1.5-6GHz的两级CMOS低噪声放大器(LNA).通过引入共栅(CG)和共源(CS)结构以获得宽范围内的输入匹配,采用电流镜和峰化电感进行电流复用,所提出的LNA实现了非常平坦化的功率增益和噪声系数(NF).经标准0.18μm CMOS工艺实现后,版图后模拟结果表明在1.5-5GHz频率范围内功率增益(S21)为11.45±0.05dB,在2-6GHz频率范围内噪声系数(NF)为5.15±0.05dB,输入损耗(S11)小于-18dB.在5GHz时,模拟得到的三阶交调点(IIP3)为-7dBm,1dB压缩点为-5dBm.在1.8V电源电压下,LNA消耗6mA的电流,版图实现面积仅为0.62mm2.
何小威李晋文张民选
关键词:超宽带低噪声放大器噪声系数宽带CMOS
面向片上网络的多播吞吐率和能量模型
片上网络逐渐成为片上众核中非常有前景的互连方式。基于目录的Cache一致性协议的维护需要片上互连网络高效的支持多播。在借鉴单播的网络吞吐率模型基础上,建立了面向多播的网络吞吐率模型和体系结构级的能量模型。相对于传统的多播...
齐树波蒋江李晋文张民选
关键词:片上网络多播路由算法
文献传递
封装与PCB的一体化建模研究
随着半导体工艺的日益进步与信号边沿速率的快速增加,在现代高速高密度数字系统设计领域中,信号完整性(Signal Integrity,SI)问题日趋严峻并已成为设计成败的关键所在。近年来,基于Die、Package、PCB...
宋永篙李晋文曹跃胜黎铁军
关键词:信号完整性
文献传递
面向性能优化的可重构片上网络技术研究
2011年
片上网络已经成为众核时代最具潜力的片上互连解决方案。然而,现有片上网络灵活性不足,无法支持通信的动态行为。研究具有高度灵活性、适应性和可配置性的可重构片上网络,对于提高复杂应用的通信效率具有重要意义。介绍了可重构片上网络的研究背景和相关研究,提出了一个面向可重构片上网络的系统化研究框架,阐述了可重构片上网络的重要研究点,给出了相关研究结果及实验数据。
陈延仓谢伦国李晋文张民选
关键词:任务映射网络适配器
基于逃逸通道的片上网络拥塞缓解技术
高速通信对满足片上网络的性能要求变得越来越关键,片上网络的拥塞问题显得尤为明显,能否充分合理利用有限的资源来避免或缓解拥塞问题成为目前研究的重点问题之一。本文针对片上网络的拥塞问题,提出了一种基于逃逸通道的短报文优先路由...
张熙敏李晋文肖立权
关键词:片上网络拥塞
文献传递
DDR3系统混合建模与协同仿真被引量:2
2012年
DDR3存储器已经成为目前服务器和计算机系统的主流应用,虽然DDR3采用双参考电压、片上校准引擎、动态ODT、fly-by拓扑以及write-leveling等技术在一定程度上提高了信号完整性,但设计实现高数据率仍然比较困难.针对某自研处理器及服务器主板设计,采用混合建模方法,建立了由芯片I/O、封装、PCB、过孔、连接器和DIMM条组成的DDR3的全通道信号完整性仿真平台,通过频域仿真,比较通道中各种无源组件引入的插损和回损,通过时域仿真,分析各组件对接收眼图的不同影响程度,实现Chip,Package,PCB的协同仿真与设计优化,达到了预期指标.
李晋文曹跃胜胡军史林森肖立权
关键词:DDR3存储器
面向微处理器时钟发布的硅基无线发射器设计
2013年
基于硅基天线和电磁波传输的无线互连技术,设计实现了一种面向微处理器的无线时钟分布发射器电路,包括一个长2.6mm、宽30μm、集成在硅衬底(电阻率为10Ω.cm)上的偶极折叠天线、高频锁相环、驱动和匹配电路.其中,硅基折叠天线提高了芯片的面积利用率,并通过在硅衬底与散热金属之间引入金刚石介质来提高折叠天线的传输增益.同时,为了减小信号传输功率的损失,在电路与硅基天线之间进行了阻抗共轭匹配,设计实现了中心工作频率11GHz的低噪声锁相环,在频率偏移为3、10MHz处的相位噪声分别达-116、-127dBc/Hz.结果表明,所设计的发射器有效面积为0.85mm2,能够提供低抖动、稳定的高频全局时钟源.
李晋文何小威张民选
关键词:折叠天线无线互连锁相环
Characteristics of on-chip dipole antenna using diamond for intra-chip wireless interconnect
2011年
In this paper,a 2-mm long on-chip dipole antenna pair on silicon substrate is simulated to investigate the transmission characteristics.A novel technique is proposed by employing a 0.35-mm thick diamond layer between silicon substrate and heat sink to improve antenna performance.The simulated transmission gain of this antenna pair with 1 mm separation on a 10-Ω cm silicon substrate increases by 9 dB at 20 GHz.A modified plane wave model involving diamond layer is also presented to explain gain improvement.Effects of dielectric variety,diamond thickness,substrate resistivity and antenna pair separation on transmission gain have been studied.The results indicate that thinner diamond layer along with high resistivity substrate is preferred.Our method makes integrated dipole antennas well suitable for intra-chip wireless interconnection which is known as a future solution to replace critical wiring interconnection.
HE XiaoWei ZHANG MinXuan LI JinWen
关键词:偶极天线无线互联天线特性
一种面向片上互连的自适应通道双缓冲延迟模型
2012年
随着集成电路工艺的等比例缩小,互连线延迟相对门延迟增加,导致报文在片上网络路由器之间的传输需要多个时钟周期。但是,在基于信用点流控策略中,物理链路中的寄存器在发生拥塞时不能够缓冲报文。因此,本文提出了一种自适应的通道双缓冲结构,能够在发生拥塞时缓冲报文。通过门级电路的设计和分析,根据逻辑努力方法建立了CDB的延迟模型。延迟模型的准确性利用Synopsys时序分析工具Prime Time在TSMC的65nm工艺库下被验证,两者相差不超过一个τ4。结果表明,在32nm工艺下,1mm长的半全局互连线通道双缓冲(CDB)和简单流水线(SPLS)所需要的级数相同。
齐树波李晋文乐大珩赵天磊张民选
关键词:片上网络
“数模混合集成电路”课程研究生教学实践研究被引量:3
2014年
"数模混合集成电路"是微电子学科硕士生一门重要的必修专业课。本文结合多年的教学实践经验,针对该课程的特点,提出在教学内容方面注意兼顾深度和广度、以模拟为中心等原则;在教学方法上,采取教学对象细分,理论结合工程实践以及分析与设计并重等思路,取得了良好的教学效果和课堂评价。
李晋文曹跃胜郭阳
关键词:数模混合集成电路教学方法
共3页<123>
聚类工具0