您的位置: 专家智库 > >

国防科技技术预先研究基金(41308010108)

作品数:8 被引量:28H指数:3
相关作者:樊晓桠李瑛张盛兵齐斌王新刚更多>>
相关机构:西北工业大学更多>>
发文基金:国防科技技术预先研究基金更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 8篇中文期刊文章

领域

  • 8篇自动化与计算...

主题

  • 2篇优化设计
  • 2篇微处理器
  • 2篇RISC
  • 2篇处理器
  • 1篇多处理机
  • 1篇多处理机系统
  • 1篇指令CACH...
  • 1篇式微
  • 1篇数据CACH...
  • 1篇子系统
  • 1篇微程序
  • 1篇微程序设计
  • 1篇微控器
  • 1篇流水线
  • 1篇乱序
  • 1篇乱序执行
  • 1篇控制器
  • 1篇控制器设计
  • 1篇二级CACH...
  • 1篇浮点

机构

  • 8篇西北工业大学

作者

  • 7篇樊晓桠
  • 2篇张盛兵
  • 2篇李瑛
  • 1篇靖朝鹏
  • 1篇孙华锦
  • 1篇罗旻
  • 1篇冉计全
  • 1篇朱霞
  • 1篇李大鹏
  • 1篇王新刚
  • 1篇高德远
  • 1篇屈文新
  • 1篇薛燕
  • 1篇靳战鹏
  • 1篇齐斌
  • 1篇陈莹
  • 1篇田芳芳

传媒

  • 4篇微电子学与计...
  • 2篇计算机应用研...
  • 1篇西北工业大学...
  • 1篇小型微型计算...

年份

  • 1篇2008
  • 3篇2006
  • 1篇2005
  • 2篇2004
  • 1篇2003
8 条 记 录,以下是 1-8
排序方式:
一种并行乘法器的设计与实现被引量:9
2004年
根据补码的特点对Booth2算法进行了改进 ,在得到部分积的基础上 ,采用平衡的 4 2压缩器构成的Wallace树对部分积求和 ,再用专门的加法器对Wallace产生的结果进行求和得到最终结果。用Verilog硬件语言进行功能描述 ,并用Design_analyzer对其进行综合 ,得出用这种改进Booth2算法实现的乘法器比传统的CSA阵列乘法器速度快。
王新刚樊晓桠李瑛齐斌
关键词:并行乘法器WALLACE树
一种基于流水线的指令CACHE优化设计被引量:4
2006年
在现代微处理器的设计中,CACHE是整个微处理器性能的决定性因素。本文详细介绍了32位RISC微处理器“龙腾”R2中指令CACHE的体系结构,着重研究了其设计和实现问题。为了提高性能,采用了预取技术和流水线技术来优化设计,仿真结果表明得到了预期的效果。
田芳芳樊晓桠靖朝鹏靳战鹏
关键词:指令CACHE流水线
多处理机系统中数据Cache的一种优化设计被引量:8
2004年
目前Cache仍是高性能处理器解决CPU和存储器速度差异问题的有效措施之一。本文简要介绍了一种支持多机系统的32位RISC微处理器“龙腾”R2存储单元的体系结构,着重讨论了数据Cache的优化设计,包括为保证支持存储一致性的MEI协议的实现。仿真综合证明,该设计满足处理器的要求。
薛燕樊晓桠李瑛
关键词:数据CACHE多处理机系统
一种基于Open Vera实现的L2 cache验证平台
2008年
随着设计复杂度的不断增加和设计规模的不断增大,传统的验证工具已难以适应当前功能验证的要求.Vera为验证增添了强大的语言能力.使用Vera建立验证平台,它独有的特性能够隐藏设计中的复杂性,从而使testbench的编写更见简洁.通过使用动态的激励驱动,实现了实际工作中的状态和全部极端的条件,从而发现设计中存在的瑕疵.使用Open Vera验证语言构建了"龙腾R2"L2cache验证平台,成功完成了"龙腾R2"的验证工作.
陈莹樊晓桠
关键词:VERA二级CACHE
32位RISC微处理器“龙腾R2”浮点流水线的设计和实现被引量:3
2006年
文章介绍了32位RISC微处理器“龙腾R2”浮点处理单元的体系结构和设计,重点讨论了乱序执行、乱序结束的高性能浮点流水线设计。为了实现流水线中的精确中断响应,本文采用了一种基于操作数指数和操作类型的浮点异常预测的方法,根据预测结果决定流水线的发射策略。基于0.18ΜM标准单元综合的结果表明:采用该方法实现的浮点处理流水线,与顺序控制和基于TOMASULO算法实现的浮点处理单元相比,整个FPU在付出较少硬件面积的情况下得到了理想的效果,满足功能和时序要求。
李大鹏张盛兵罗旻
关键词:浮点单元乱序执行RISC
一种高代码密度RISC结构微控器的设计被引量:2
2006年
从51系列8位微控器指令系统的分析入手,提出了一种在指令级兼容的R ISC结构8位微控器IP CORE设计.在设计中采用R ISC设计思想,如设置快速内部寄存器及设计单周期指令等方法,使该R ISC IP CORE在性能上可明显优于传统的C ISC结构,同时,仍然具备C ISC结构原有的高代码密度优点.因而,微控器IP CORE采用R ISC设计方法,是提高性能的一种有效手段.
屈文新樊晓桠
关键词:微控器RISC
RISC微处理器中I/O子系统设计的一种优化方法
2005年
低效率的访存操作是限制微处理器性能提高的一个关键因素。提出了I/O子系统(IOSS)设计中一种优化的模型,阐述了该模型提高访存效率的机制,分析了这种模型协调微处理器与存储器之间速度差异的作用。Verilog仿真、综合和静态时序分析的结果表明该设计达到了预定的要求。目前龙腾Ⅱ微处理器已经进入后端流程,不久将使用0. 18μm的工艺进行流片。
冉计全樊晓桠孙华锦
关键词:微处理器I/O子系统FIFO
优化微程序控制器设计被引量:3
2003年
大多数 CISC处理器和 VLIW处理器都采用微程序控制。在这些处理器中 ,微程序控制器的性能是决定整个处理器性能的关键因素之一。本文探讨微程序控制器的优化设计。分析如何提取公共微操作序列 ,提出设计寻址入口与功能入口的方法来减少微程序 ROM的深度 ;借鉴页式微程序管理的思想 ,提出页式微程序 ROM设计来减少微程序 ROM的位宽。优化设计之后 ,微程序控制器面积减少 2 8.90 %。
朱霞高德远樊晓桠张盛兵
关键词:微程序设计
共1页<1>
聚类工具0