您的位置: 专家智库 > >

湖南省科技计划项目(2012GK3103)

作品数:1 被引量:0H指数:0
相关作者:胡仕刚吴笑峰张平唐东峰龙志林更多>>
相关机构:湖南科技大学湘潭大学更多>>
发文基金:湖南省教育厅科研基金国家自然科学基金湖南省科技计划项目更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇电路
  • 1篇氧化层
  • 1篇栅氧化
  • 1篇栅氧化层
  • 1篇直接隧穿
  • 1篇隧穿
  • 1篇漏电
  • 1篇漏电流
  • 1篇逻辑电路
  • 1篇CMOS逻辑...
  • 1篇MOSFET
  • 1篇MOS器件

机构

  • 1篇湘潭大学
  • 1篇湖南科技大学

作者

  • 1篇龙志林
  • 1篇唐东峰
  • 1篇张平
  • 1篇吴笑峰
  • 1篇胡仕刚

传媒

  • 1篇中南大学学报...

年份

  • 1篇2013
1 条 记 录,以下是 1-1
排序方式:
MOS器件直接隧穿栅电流及其对CMOS逻辑电路的影响
2013年
随着晶体管尺寸按比例缩小,越来越薄的氧化层厚度导致栅上的隧穿电流显著地增大,严重地影响器件和电路的静态特性,为此,基于可靠性理论和仿真,对小尺寸MOSFET(metal-oxide-semiconductor field effect transistor)的直接隧穿栅电流进行研究,并通过对二输入或非门静态栅泄漏电流的研究,揭示直接隧穿栅电流对CMOS(complementary metal oxide semiconductor)逻辑电路的影响。仿真工具为HSPICE软件,MOS器件模型参数采用的是BSIM4和LEVEL 54,栅氧化层厚度为1.4 nm。研究结果表明:边缘直接隧穿电流是小尺寸MOS器件栅直接隧穿电流的重要组成成分;漏端偏置和衬底偏置通过改变表面势影响栅电流密度;CMOS逻辑电路中MOS器件有4种工作状态,即线性区、饱和区、亚阈区和截止区;CMOS逻辑电路中MOS器件的栅泄漏电流与其工作状态有关。仿真结果与理论分析结果较符合,这些理论和仿真结果有助于以后的集成电路设计。
唐东峰张平龙志林胡仕刚吴笑峰
关键词:直接隧穿MOSFET栅氧化层CMOS逻辑电路漏电流
共1页<1>
聚类工具0