您的位置: 专家智库 > >

国家教育部博士点基金(20110002110058)

作品数:2 被引量:1H指数:1
相关作者:骆丽李学清魏琦徐震杨华中更多>>
相关机构:清华大学北京交通大学更多>>
发文基金:国家教育部博士点基金国家高技术研究发展计划国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 1篇低功耗
  • 1篇电流舵
  • 1篇数模
  • 1篇数模转换
  • 1篇数模转换器
  • 1篇转换器
  • 1篇模转换
  • 1篇模转换器
  • 1篇开关序列
  • 1篇功耗
  • 1篇SFDR
  • 1篇CMOS
  • 1篇DAC
  • 1篇IT
  • 1篇MS
  • 1篇超低功耗
  • 1篇WIDE-B...

机构

  • 1篇北京交通大学
  • 1篇清华大学

作者

  • 1篇杨华中
  • 1篇徐震
  • 1篇魏琦
  • 1篇李学清
  • 1篇骆丽

传媒

  • 1篇Journa...
  • 1篇微电子学

年份

  • 2篇2013
2 条 记 录,以下是 1-2
排序方式:
一种4位100MS/s超低功耗电流舵D/A转换器
2013年
设计了一种应用于无线传感网系统的4位100 MS/s超低功耗电流舵D/A转换器(DAC)。为了满足系统超低功耗和高线性度的要求,在保证输出电压幅度不变的前提下,增加后级滤波器的输入阻抗来减小DAC的输出电流,使用均衡开关序列补偿电流源阵列中的梯度误差来获得高静态线性度。电路采用SMIC 0.13μm CMOS工艺实现,电源电压为2.5V/1V。实测结果显示,DAC的功耗仅为0.49mW,积分非线性(INL)和微分非线性(DNL)均小于0.02LSB。32MHz采样频率时,无杂散动态范围(SFDR)在整个奈奎斯特频带内均大于30dB;100MHz采样频率,9.9MHz/42.5MHz输出信号频率时,SFDR达到32.8dB/23.6dB,核心部分面积仅为0.2×0.23(mm2)。
徐震骆丽魏琦李学清杨华中刘嘉男
关键词:数模转换器电流舵
A 14-bit 250-MS/s current-steering CMOS digital-to-analog converter被引量:1
2013年
A 14-bit 250-MS/s current-steering digital-to-analog converter(DAC) was fabricated in a 0.13μm CMOS process.In conventional high-speed current-steering DACs,the spurious-free dynamic range(SFDR) is limited by nonlinear distortions in the code-dependent switching glitches.In this paper,the bottleneck is mitigated by the time-relaxed interleaving digital-random-return-to-zero(TRI-DRRZ).Under 250-MS/s sampling rate,the measured SFDR is 86.2 dB at 5.5-MHz signal frequency and 77.8 dB up to 122 MHz.The DAC occupies an active area of 1.58 mm2 and consumes 226 mW from a mixed power supply of 1.2/2.5 V.
李学清樊华魏琦徐震刘嘉男杨华中
共1页<1>
聚类工具0