您的位置: 专家智库 > >

国家教育部博士点基金(2000024623)

作品数:6 被引量:22H指数:3
相关作者:童家榕郭斌林马晓骏孙劼王波更多>>
相关机构:复旦大学更多>>
发文基金:国家教育部博士点基金国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 6篇中文期刊文章

领域

  • 5篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇电路
  • 2篇阵列
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇可编程门阵列
  • 2篇FPGA
  • 1篇数据通路
  • 1篇自动生成
  • 1篇自动生成方法
  • 1篇芯片
  • 1篇连接盒
  • 1篇逻辑单元
  • 1篇逻辑电路
  • 1篇逻辑器件
  • 1篇开关
  • 1篇可编程逻辑
  • 1篇可编程逻辑器...
  • 1篇可测试性
  • 1篇可测试性设计

机构

  • 6篇复旦大学

作者

  • 6篇童家榕
  • 2篇马晓骏
  • 2篇郭斌林
  • 1篇王波
  • 1篇欧阳怡荣
  • 1篇孙劼

传媒

  • 3篇微电子学
  • 1篇电子学报
  • 1篇计算机学报
  • 1篇复旦学报(自...

年份

  • 1篇2006
  • 1篇2005
  • 2篇2004
  • 1篇2003
  • 1篇2002
6 条 记 录,以下是 1-6
排序方式:
FPGA逻辑资源测试图形自动生成方法被引量:3
2006年
提出一种通用FPGA逻辑资源测试图形自动生成方法.建立了可编程逻辑单元CLB的测试模型,提出了FPGA的测试配置集的自动生成算法,在测试配置集的基础上得到了具有通用性的,高故障覆盖率且测试时间短的测试图形.
欧阳怡荣童家榕
关键词:现场可编程门阵列
适用于可编程IP核的布图方法被引量:4
2004年
 提出了一套适用于可编程IP核的布图系统PRPIC(PlacementandRoutingSystemforProgrammableIPCore)。该系统对可编程IP核的结构进行抽象建模,并根据该模型生成用于布图的实际电路的有向资源图,从而可以灵活地支持规模和结构不同的可编程IP核。根据可编程IP核结构和应用等方面的特殊性,对布图算法进行了优化。
王波马晓骏童家榕
关键词:布线
应用于FPGA芯片的边界扫描电路被引量:2
2004年
 针对在FPGA芯片中的应用特点,设计了一种边界扫描电路,应用于自行设计的FPGA新结构之中。该电路侧重于电路板级测试功能的实现,兼顾芯片功能的测试;同时,加入了器件编程功能。在电路设计中采用单触发器链寄存器技术,节省芯片面积。版图设计采用0.6μm标准CMOS工艺,并实际嵌入FPGA芯片中进行流片。该电路可实现测试、编程功能,并符合IEEE1149.1边界扫描标准的规定,测试结果达到设计要求。
马晓骏童家榕
关键词:现场可编程门阵列可测试性设计
一种适于数据通路应用的高性能可编程逻辑单元被引量:2
2002年
本文提出了一种适于数据通路应用的快速可编程逻辑单元 .该单元采用功能增强的MUX结构 ,在配置为异或 同或 多路选择器 (XOR XNOR MUX)结构时 ,只用一个单元的开销就可实现一位全加器、基本乘法单元等适于数据通路应用的功能 .该单元还能实现全部 3输入逻辑和部分 4~ 7输入逻辑 ,也是一种满足通用逻辑应用的结构 .这种单元的组合逻辑部分只采用了 3个 2选 1多路选择器 (2 :1MUX)和两个功能增强的输入可反相编程的多路选择器(2 :1EMUX) ,有效地节省面积和提高了速度 .HSPICE模拟分析表明 ,在 5V、0 6 μm工艺条件下 ,该单元的最大时延小于0 6ns,进位时延小于 0 1ns.其性能。
郭斌林童家榕
关键词:数据通路逻辑电路
层次式布线资源FPGA连线开关的设计被引量:5
2005年
提出了一种层次式布线资源FPGA连线开关的设计方法,采用迷宫算法,对连线开关的结构进行了分析。针对连线连接盒CB(connectionbox),提出了较为节省芯片面积的半连通结构;针对连线开关盒SB(switchbox),在给出连通度fs概念后,提出了使SB连通能力达到最大值的设计方法,并通过数学推导予以证明。应用这种设计方法,设计了一种fs=3的SB;成功地实现了采用这种结构的SB和半连通CB作为连线开关的FPGA芯片FDP100K。该芯片在电路布通率和芯片面积方面取得了较好的平衡结果。
孙劼童家榕
关键词:FPGA连接盒
一种基于扩展查询表的可编程逻辑单元被引量:7
2003年
 通过把 3输入查询表 ,展开为 7输入扩展查询表 ,提出了一种基于扩展查询表的可编程逻辑单元新结构 .通过对扩展查询表进行功能扩展和优化 ,并加入专用快速进位链、专用级联链等功能 ,使得该结构不仅可实现任意3输入 ,部分 4~ 7输入函数 ,而且也能实现快速的算术及高扇入的逻辑 .整个单元组合部分的元件开销小于一个 4输入的查询表 .与相关商用FPGA单元结构进行的比较表明 ,该文提出的单元结构不仅占用的芯片面积较小 ,而且在速度和逻辑实现的能力上都有较大的优势 .
郭斌林童家榕
关键词:FPGA可编程逻辑器件
共1页<1>
聚类工具0