您的位置: 专家智库 > >

国家自然科学基金(60273093)

作品数:34 被引量:146H指数:8
相关作者:汪鹏君吴训威杭国强叶锡恩郁军军更多>>
相关机构:宁波大学浙江大学华东理工大学更多>>
发文基金:国家自然科学基金浙江省自然科学基金浙江省教育厅科研计划更多>>
相关领域:电子电信自动化与计算机技术语言文字机械工程更多>>

文献类型

  • 34篇期刊文章
  • 4篇会议论文

领域

  • 33篇电子电信
  • 11篇自动化与计算...
  • 1篇机械工程
  • 1篇语言文字

主题

  • 22篇电路
  • 16篇功耗
  • 14篇低功耗
  • 10篇触发器
  • 9篇电路设计
  • 8篇多值逻辑
  • 5篇低功耗设计
  • 5篇集成电路
  • 5篇功耗设计
  • 5篇触发器设计
  • 4篇计数器
  • 4篇CMOS
  • 3篇电流
  • 3篇电流型CMO...
  • 3篇时钟
  • 3篇逻辑设计
  • 3篇绝热
  • 3篇开关信号理论
  • 3篇计数器设计
  • 3篇CMOS电路

机构

  • 21篇宁波大学
  • 13篇浙江大学
  • 5篇华东理工大学
  • 2篇杭州师范大学
  • 1篇中国计量学院
  • 1篇西北民族大学

作者

  • 10篇汪鹏君
  • 9篇吴训威
  • 9篇杭国强
  • 7篇叶锡恩
  • 6篇郁军军
  • 5篇黄道
  • 4篇王伦耀
  • 2篇方振贤
  • 2篇徐月华
  • 2篇朱挺
  • 2篇陈豪
  • 2篇陶伟炯
  • 1篇胡建平
  • 1篇王维兰
  • 1篇夏银水
  • 1篇张卫强
  • 1篇赵丽莉
  • 1篇陆慧娟
  • 1篇张巧文
  • 1篇邬杨波

传媒

  • 8篇电路与系统学...
  • 7篇浙江大学学报...
  • 3篇科技通报
  • 3篇Journa...
  • 3篇浙江大学学报...
  • 2篇Journa...
  • 2篇电子学报
  • 2篇固体电子学研...
  • 1篇电子与信息学...
  • 1篇华东理工大学...
  • 1篇宁波大学学报...
  • 1篇科学技术与工...

年份

  • 5篇2007
  • 10篇2006
  • 10篇2005
  • 10篇2004
  • 3篇2003
34 条 记 录,以下是 1-10
排序方式:
开关信号理论与绝热CMOS电路设计被引量:4
2004年
重新定义了钟控信号的表示方法 ,发展了适用于绝热电路的开关级设计理论 .设计了实现全部钟控信号的基本单元电路 ,这些电路包括单轨和双轨结构 ,并给出了它们的多种级联方式 .所提出电路的功耗与其他绝热电路相当 ,并工作于二相正弦功率时钟 ,因此可降低时钟电路的设计难度 .这些电路可分别应用于需要基 0信号和基 1信号的绝热电路设计中 .与以往大部分绝热电路不同的是 ,应用所提出的电路结构可以实现在同一时钟相位有多级电路同时参加运算 .这一特性可以有效减少实现复杂逻辑电路时的等待时间以及实现流水结构时所需插入的缓冲器数目 .通过对基 0信号 2∶ 1数据选择器和基 1信号全加器的设计及 SPICE模拟 ,验证了所提出设计技术的有效性以及电路的低功耗特性 .
杭国强
关键词:开关理论低功耗设计技术
基于冗余抑制技术的十进制计数器设计
2005年
本文从抑制时序电路中的冗余状态、时钟信号冗余跳变产生的额外功耗出发,提出了一种低功耗十进制计数器的新设计。用PSPICE程序模拟证实了这种十进制计数器具有正确的逻辑功能,并且节省功耗明显。
赵丽莉叶锡恩吴训威
关键词:功耗十进制计数器
基于门控时钟技术的低功耗三值D型触发器设计被引量:7
2006年
本文在三值D型触发器的基础上提出了一种低功耗三值门控时钟D型触发器的设计。该设计通过抑制触发器的冗余触发来降低功耗,PSPICE模拟验证了该触发器具有正确的逻辑功能。与三值D触发器相比,该触发器在输入信号开关活动性较低的情况下具有更低的功耗。同时该电路结构可以推广到基值更高的低功耗多值触发器的设计中。
叶锡恩陶伟炯王伦耀
关键词:低功耗门控时钟触发器多值逻辑
新型半静态低功耗D触发器设计被引量:6
2004年
本文从简化触发器内部锁存器结构以降低功耗的要求出发,提出了一种新型的半静态D触发器设计。PSPICE模拟表明,新设计逻辑功能正确。与以往一些设计相比,新设计在功耗和速度上获得显著改进。
王伦耀吴训威叶锡恩
关键词:低功耗触发器CMOS集成电路
低功耗CMOS三值动态双传输管逻辑电路被引量:6
2005年
为实现多值逻辑电路,提出了一种新的采用双传输管逻辑的多值逻辑(MVL)电压型动态电路设计方案.基于该方案设计了三值反相器、文字运算电路、三值与门/与非门和或/或非门等基本电路,并采用标准CMOS工艺来实现这些电路.通过在预充电阶段将输出信号预充至逻辑值“1”来避免电路级联时的电荷再分配问题.采用双传输管逻辑结构来保证输出信号具有完整的逻辑摆幅和高噪声容限.分析结果表明,新设计方案消除了输出悬空态,其规则结构使得输入信号的负载对称性好,减少了延迟时间对输入数据的依赖.采用0.25μmCMOS工艺参数及3V电源的SPICE模拟结果验证了所提出的电路具有高速及低功耗的特点.
杭国强
关键词:多值逻辑低功耗
基于电路定量理论的五值门电路和触发器设计被引量:9
2004年
提出六值代数 ,建立五值电路三要素理论 (信号 ,网络和负载理论 ) ,作为定量研究五值电路的数学工具。在此基础上 ,首先用δ展开法由五值门函数设计了五值门电路的元件级结构。接着由 D触发器的特征方程设计了动态和静态五值 D触发器的二种电路结构。计算机模拟验证了上述理论和依此理论设计的电路的正确性。
汪鹏君方振贤黄道吴训威
采用二相功率时钟的能量恢复型CMOS触发器设计被引量:6
2005年
基于绝热开关或能量恢复技术,提出了应用于低功耗系统的主从型绝热D触发器、SR触发器和JK触发器设计.所提出的这些电路工作于二相正弦功率时钟,这有助于降低功率时钟电路的设计难度.通过接入两个与功率时钟相连的弱nMOS管解决了输出悬空态问题.电路采用传输开关作为逻辑输入模块,消除了接地端,因而具有更低的能耗.应用绝热JK触发器,并以十进制加法计数器为例演示了能量恢复型时序电路的设计.通过采用0.5μm互补金属氧化物半导体(CMOS)工艺参数的集成电路模拟程序(SPICE)模拟,结果验证了该触发器较之以往的设计具有更低的功耗.
应子林杭国强
关键词:触发器低功耗设计
基于触发行为的J、K激励函数的最小化技术被引量:15
2004年
以JK触发器为例,提出了一种基于触发器行为的J、K激励函数的最小化技术.通过其与目前国内教科书中介绍的基于触发器次态函数最小化技术的对比与分析,证明了新的最小化技术是一种更行之有效的求最小化J、K激励函数的方法,对简化时序电路结构具有实用意义.
吴训威陈豪
关键词:激励函数JK触发器逻辑设计时序电路设计最小化
一种新的低功耗CMOS三值电路设计被引量:5
2005年
提出一种新的静态电压型CMOS三值电路设计方案。该方案具有电路结构规则,输入信号负载对称等特点,是一种具有互补输入—输出的双轨三值逻辑电路。由于电路中同时采用pMOS和nMOS两种传输管,从而保证了输出信号具有完整的逻辑摆幅和高噪声容限。尤为重要的是该设计方案是基于标准CMOS工艺而无需修改阈值电压,且结构较简单。采用0.25μmCMOS工艺参数及3V电源的计算机模拟结果同时表明所提出的电路设计具有高速及低功耗的特点。
杭国强徐月华
关键词:CMOS电路低功耗设计多值逻辑
钟控传输门绝热逻辑电路和SRAM的设计被引量:14
2006年
本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感放大线及地址译码器上的大开关电容的电荷.最后,在采用TSMC 0.25μm CMO S工艺器件参数情况下,对所设计的绝热SRAM进行HSPC IE模拟,结果表明,此SRAM逻辑功能正确,低功耗特性明显.
汪鹏君郁军军
关键词:低功耗
共4页<1234>
聚类工具0