您的位置: 专家智库
>
资助详情>
模拟集成电路国家重点实验室开放基金(9140C090106070C0902)
模拟集成电路国家重点实验室开放基金(9140C090106070C0902)
- 作品数:1 被引量:2H指数:1
- 相关作者:潘星张正平王永禄更多>>
- 相关机构:中国电子科技集团第二十四研究所重庆邮电大学更多>>
- 发文基金:模拟集成电路国家重点实验室开放基金更多>>
- 相关领域:电子电信更多>>
- 8 bit 800 Msps高速采样保持电路的设计被引量:2
- 2008年
- 为适应目前无线通信领域对高速A/D转换器的要求,采用在Cadence Spectre环境下进行仿真验证的方法,对高速A/D前端采样保持电路进行了研究。提出的高速采样保持电路(SH)采用SiGe BiCMOS工艺设计,该工艺提供了0.35μm的CMOS和46 GHzfT的SiGe HBT。基于BiCMOS开关射极跟随器(SEF)的SH,旨在比二极管桥SH消耗更少的电流和面积。在SH核心,电源电压3.3 V,功耗44 mW。在相干采样模式下,时钟频率为800 MHz时,其无杂波动态范围(SFDR)为-52.8 dB,总谐波失真(THD)为-50.4 dB,满足8 bit精度要求。结果显示设计的电路可以用于中精度、高速A/D转换器。
- 潘星王永禄张正平
- 关键词:采样保持电路双极互补金属氧化物半导体