您的位置: 专家智库 > >

国家高技术研究发展计划(2009AA01Z125)

作品数:5 被引量:7H指数:2
相关作者:张戈范宝峡杨梁曾洪博黄琨更多>>
相关机构:中国科学院中国科学院研究生院北京龙芯中科技术服务中心有限公司更多>>
发文基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 4篇自动化与计算...
  • 2篇电子电信

主题

  • 2篇功耗
  • 1篇多核
  • 1篇多核处理
  • 1篇多核处理器
  • 1篇遗传算法
  • 1篇异步
  • 1篇时钟
  • 1篇通信机制
  • 1篇片上多核处理...
  • 1篇全局异步局部...
  • 1篇网络
  • 1篇网络性能
  • 1篇温度感知
  • 1篇漏电
  • 1篇漏电功耗
  • 1篇漏电流
  • 1篇模块级
  • 1篇功耗估计
  • 1篇功耗评估
  • 1篇感知

机构

  • 4篇中国科学院
  • 3篇中国科学院研...
  • 2篇北京龙芯中科...
  • 1篇苏州中科集成...

作者

  • 2篇杨梁
  • 2篇范宝峡
  • 2篇张戈
  • 1篇王茹
  • 1篇王君
  • 1篇王焕东
  • 1篇胡伟武
  • 1篇赵继业
  • 1篇黄琨
  • 1篇刘晓飞
  • 1篇曾洪博
  • 1篇姚志刚

传媒

  • 2篇计算机辅助设...
  • 1篇Journa...
  • 1篇高技术通讯
  • 1篇自然科学进展

年份

  • 1篇2011
  • 1篇2010
  • 3篇2009
5 条 记 录,以下是 1-5
排序方式:
一种模块级的温度感知漏电功耗估计策略被引量:1
2009年
针对CMOS集成电路设计对芯片漏电功耗估算的要求以及漏电功耗与温度呈指数依赖关系的特点,提出了一种温度感知的模块级漏电功耗估计策略。该策略通过在漏电功耗估计过程中引入热分析技术,把模块由于自身耗能所引起的温度变化及时反馈到漏电功耗估计过程中,从而精确计算出模块在工作温度实时变化条件下的漏电功耗。其核心是在功耗估算过程中建立温度-功耗循环,此循环的基础是漏电建模和散热建模。该策略可以较好地克服传统的漏电功耗估计方法不能反映温度实时变化的影响的缺陷,有效提高门级漏电功耗估计方法的准确度。通过对实验数据进行分析,论证了这一策略的有效性。
刘晓飞张戈姚志刚肖天昊
关键词:漏电流功耗估计
片上多核处理器的结构级功耗建模与优化技术研究被引量:3
2009年
功耗是导致片上多核处理器出现故障的重要诱因,也是片上多核处理器设计的重要制约因素。如何降低多核处理器的功耗并提高处理器能量效率,具有很大的研究意义与探索空间。文中主要从体系结构设计者的角度,并结合电路实现,研究并总结纳米级工艺下片上多核处理器的功耗建模与评估方法,及其不同构件的低功耗优化技术。通过提出创新高效的多核处理器结构级功耗评估方法及其模拟平台,提高多核结构功耗模拟的准确性与灵活性,并以此为依托,开展处理器核、片上网络、片上存储及其一致性协议的各方面优化,寻求提高多核处理器功耗有效性的微体系结构,为国产多核处理器的低功耗设计提供一定借鉴与参考。
张戈胡伟武黄琨曾洪博王君
关键词:片上多核处理器功耗评估
Testing content addressable memories with physical fault models
2009年
Content addressable memory (CAM) is widely used and its tests mostly use functional fault models. However, functional fault models cannot describe some physical faults exactly. This paper introduces physical fault models for write-only CAM. Two test algorithms which can cover 100% targeted physical faults are also proposed. The algorithm for a CAM module with N-bit match output signal needs only 2N+2L+4 comparison operations and 5N writing operations, where N is the number of words and L is the word length. The algorithm for a HIT-signal-only CAM module uses 2N+2L+5 comparison operations and 8N writing operations. Compared to previous work, the proposed algorithms can test more physical faults with a few more operations. An experiment on a test chip shows the effectiveness and efficiency of the proposed physical fault models and algorithms.
马麟杨旭钟石强陈云霁
片上偏差模型下Mesh结构时钟网络性能不确定性的分析被引量:3
2010年
由于多驱动及回路特征使得Mesh结构时钟网络分析较为复杂,现有的定性或定量分析方法都难以针对具体Mesh结构设计寻求到准确的时钟不确定性约束,为此提出基于Mesh结构在片波动简化模型的时钟不确定性的遗传算法求解方法.首先将众多片上偏差源转化为单级延迟概率密度分布,然后进行多级传播叠加为Mesh结构末级驱动点延迟分布,进而缩减变量数目,合理分离时钟网络中树形结构和Mesh结构.在此基础上,借助遗传算法的全局趋优搜索能力来求解Mesh结构性能不确定性问题,以得到更为合理的时序裕量估算.与传统的蒙特卡洛分析方法及定性解析分析方法相比,基于65nm工艺的仿真实验结果证明了该方法的有效性.
杨梁范宝峡赵继业
关键词:MESH结构遗传算法
采用同步分析的零延迟GRLS通信机制
2011年
全局异步局部同步(GALS)与频率调整相结合能够有效地降低动态功耗.针对频率切换以及跨时钟域传输开销会损害芯片性能的问题,提出一种基于计数器的分频方法.该方法根据计数结果生成分频后的时钟沿,并在此基础上建立了一个全局比例同步局部同步(GRLS)的通信机制.GRLS利用2个时钟的频率及相位关系实现了零延迟的跨时钟域传输,并引进同步电路分析方法来保证其正确性和健壮性;GRLS不会对原有的时钟设计做任何改变,频率切换可以在一个周期内完成,且面积功耗开销可以忽略不计.最后通过基于GRLS建立的存储系统证明了该机制的高效性.目前GRLS已经成功地应用于一款商业SoC.
王茹王焕东范宝峡杨梁
关键词:全局异步局部同步
共1页<1>
聚类工具0