戚韬
- 作品数:7 被引量:14H指数:2
- 供职机构:东南大学更多>>
- 发文基金:国家自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 时间交叉存取逐次逼近型ADC中的电容自校准技术(英文)
- 2006年
- 设计了一种用于逐次逼近型ADC中的电容自校准电路.通过增加一个校准周期,该电容自校准结构即可与原电路并行工作,并可校准电路工作时产生的误差.采用该电路设计了一个用于多通道逐次逼近型结构的10bit32Msample/s模数转换器单元,该芯片在Chart0.25μm2.5V工艺上实现,总的芯片面积为1.4mm×1.3mm.在32MHz工作时,通过校准后的信噪比仿真结果为59.5861dB,无杂散动态范围为70.246dB.芯片实测,输入频率5.8MHz时,信噪失真比为44.82dB,无杂散动态范围为63.7604dB.
- 殷勤戚韬吴光林吴建辉
- 关键词:模数转换器
- 一种低失调CMOS比较器设计被引量:8
- 2007年
- 本文在研究各种比较器失调消除技术基础上,提出了一种用于ADC电路的高速高精度比较器失调消除技术。该比较器由主动复位和共模箝位的预放大器和输出锁存器构成,通过负反馈自适应调整比较器输入失调电压,降低了开关电容沟道电荷注入和时钟馈通对比较器精度的影响。仿真结果表明,在Chartered 0.35μm COMS工艺下,电源电压3.3V,调整后的比较器失调误差为34μV,比较速率100MHz。
- 李杰吴光林吴建辉戚韬
- 关键词:A/D转换器比较器放大器
- 多通道逐次逼近型10bit 40Ms/s模数转换器的设计被引量:1
- 2006年
- 设计了一个多通道逐次逼近型结构的10 bit 40 Ms/s模数转换器(ADC)。由于采用时间交叉存取技术,提高了整个芯片的转换速度,同时通过运用比较器自校准和电容自校准结构,提高了整个电路的转换精度。本芯片采用Chart 0.25μm2.5 V工艺,版图面积为1.4 mm×1.3 mm。40 MHz工作时,平均功耗为33.68 mW。输入频率19.9 MHz时,信号噪声失真比(SINAD)为59.653 3 dB,无杂散动态范围(SFDR)为74.864 6 dB。
- 殷勤戚韬吴光林吴建辉
- 关键词:模数转换器
- 自校准多通道模数转换器
- 本发明公开了一种自校准多通道模数转换器,包括信号产生电路、第一通道模数转换器、第二通道模数转换器、第三通道模数转换器、第四通道模数转换器和数据选择器,在四个四路模数转换器的输出端上连接有多路选择器且分别与多路选择器的四个...
- 吴建辉戚韬吴光林陆生礼史龙兴
- 文献传递
- 自校准多通道模数转换器
- 本发明公开了一种自校准多通道模数转换器,包括信号产生电路、第一通道模数转换器、第二通道模数转换器、第三通道模数转换器、第四通道模数转换器和数据选择器,在四个四路模数转换器的输出端上连接有多路选择器且分别与多路选择器的四个...
- 吴建辉戚韬吴光林陆生礼时龙兴
- 文献传递
- 一种时间交叉采样ADC失调与增益误差校准方案被引量:5
- 2007年
- 针对时间交叉采样模数转换器的失调、增益误差提出了校准方案.该方案主要通过各通道模数转换器向同一通道校准的方法,首先计算出误差参数,再根据误差参数对数字量进行校准.采用该校准方案对四通道10位640Msps模数转换器进行校准,经MATLAB仿真,结果表明输入频率为79.14MHz时,校准后的无杂散动态范围为75.17dB,信噪比为55.98dB,有效精度为9.01bit,比较准前分别提高了24.6dB、6.47dB、1.08bit.
- 戚韬吴光林吴建辉
- 关键词:增益误差校准
- 14bit 80MSPS流水线ADC中的增益数模单元(MDAC)研究与设计
- 增益数模单元(MDAC)作为流水线模数转换器中的重要组成电路,其性能影响着整个系统的速度和精度,并且极大地制约着系统的功耗。随着高速、高精度流水线模数转换器的不断发展,MDAC电路的性能越来越受到人们的关注。如何分配每级...
- 戚韬
- 关键词:流水线模数转换器系统结构电路设计
- 文献传递