2025年4月14日
星期一
|
欢迎来到贵州省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
李楠
作品数:
3
被引量:0
H指数:0
供职机构:
清华大学工程物理系
更多>>
相关领域:
自动化与计算机技术
核科学技术
电子电信
更多>>
合作作者
刘以农
清华大学工程物理系
邓智
清华大学工程物理系
王振华
清华大学工程物理系
邓晓
清华大学工程物理系
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
期刊文章
1篇
会议论文
领域
2篇
自动化与计算...
1篇
电子电信
1篇
核科学技术
主题
2篇
数据采样
2篇
数据采样系统
2篇
高速采样
2篇
FPGA
2篇
采样
2篇
采样系统
1篇
电荷灵敏前放
1篇
噪声测量
1篇
示波器
1篇
数字滤波
1篇
数字示波器
1篇
滤波
机构
3篇
清华大学
作者
3篇
李楠
3篇
邓智
3篇
刘以农
2篇
王振华
1篇
邓晓
传媒
2篇
核电子学与探...
年份
2篇
2008
1篇
2006
共
3
条 记 录,以下是 1-3
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
基于示波器和数字滤波的电荷灵敏前放噪声测量
2008年
本文提出了一种新的电荷灵敏前放的噪声测试方法,利用数字示波器和数字滤波对信号进行采样处理。与传统模拟测量系统相比,该方法具有参数可调,方便高效的优点。试验结果与传统测试结果基本吻合。
李楠
邓晓
刘以农
邓智
关键词:
电荷灵敏前放
数字滤波
数字示波器
800MSPS FADC数据采样系统的研制
2008年
本文开发了一种基于MAX105 800MSPS 6bit FADC和FPGA的高速数据采样系统。FADC的输出通过FPGA中的串并转换电路降低到100MHz,便于后续数据处理和传输。FPGA还实现了数据缓存、自甄别触发以及压缩和时间信息获取等功能。经过压缩和缓存的数据由TELL1采集并传送计算机,最大数据带宽可达4Gbps。
王振华
李楠
刘以农
邓智
关键词:
高速采样
FPGA
800MSPS FADC数据采样系统
本文开发了一种基于MAX105 800MSPS 6bit FADC和FPGA的高速数据采样系统。FADC 的输出通过FPGA中的串并转换电路降低到100MHz,便于后续数据处理和传输。FPGA还实现了数据缓存、自甄别触发...
王振华
李楠
刘以农
邓智
关键词:
高速采样
FPGA
文献传递
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张