胡琛
- 作品数:1 被引量:1H指数:1
- 供职机构:浙江大学电气工程学院超大规模集成电路设计研究所更多>>
- 相关领域:自动化与计算机技术更多>>
- H.264 ABT与量化器的硬件设计与实现被引量:1
- 2008年
- 基于自适应块划分尺寸变换(ABT)和8×8整数DCT(IDCT)与量化的实现算法,改进了现有的4×4整数DCT与量化算法。利用两种变换算法可合并性和量化的相似性,设计了可复用ABT和量化器的硬件电路,并使用Verilog语言对该设计进行了超大规模集成电路(VLSI)实现,采用SMIC 0.18μm工艺,综合后的电路关键路径最大延时为11.94 ns,电路面积为1.20 mm2。实验对比结果表明,本设计在基本不增加面积的情况下,使得原来只能处理8×8的IDCT和量化器也能处理4×4 IDCT与量化,增强了硬件电路的适应性,同时也提高了系统的灵活性。
- 胡琛张宇弘
- 关键词:超大规模集成电路H.264整数DCT