您的位置: 专家智库 > >

陆桂富

作品数:3 被引量:3H指数:1
供职机构:上海大学机电工程与自动化学院更多>>
发文基金:上海市教育委员会重点学科基金更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 2篇FPGA
  • 1篇硬件
  • 1篇硬件实现
  • 1篇视频
  • 1篇视频压缩
  • 1篇图像
  • 1篇图像编码
  • 1篇流水线
  • 1篇核设计
  • 1篇编码器
  • 1篇H.264
  • 1篇IP核
  • 1篇IP核设计
  • 1篇TURBO码

机构

  • 3篇上海大学

作者

  • 3篇陆桂富
  • 2篇武凯
  • 1篇陈光化
  • 1篇刘玲
  • 1篇李明

传媒

  • 1篇微电子学与计...
  • 1篇上海大学学报...

年份

  • 3篇2006
3 条 记 录,以下是 1-3
排序方式:
Turbo码编码器IP核设计及验证被引量:1
2006年
深入研究了Turbo码编译码理论,结合IMT-2000中W-CDMA标准进行编码器IP核设计,实现了两个分量编码器同时归零;对数据采用流水处理,并在内部加入了并串转换,使其方便地应用于编码器验证平台的SOPC系统中;采用QuartusⅡ开发工具在APEX20KE系列FPGA芯片上实现了具有高速性、可变码率的编码器,器件综合后最高频率达120 MHz,可以用于第三代移动通信系统.
武凯李明刘玲陆桂富
关键词:TURBO码编码器IP核
H.264中自适应算术编码器的FPGA实现研究
本文对H.264中自适应算术编码器的FPGA实现进行了研究。文章首先深入研究和比较了各种自适应算术编码算法,并对H.264中的基于上下文的自适应二进制算术编码(Context-basedAdaptiveBinaryAri...
陆桂富
关键词:视频压缩图像编码
文献传递
基于上下文的自适应二进制算术编码的硬件实现被引量:2
2006年
文章提出了一种适用H.264标准的自适应算术编码器的VLSI实现方案,它对算术编码的结构做了改进,用查表代替了乘法操作,并采用流水线结构实现,获得了较高的吞吐速率。在采用Verilog语言对编码模块进行描述后,用ALTEAR公司的现场可编程门阵列(FPGA)进行仿真验证。实验表明,这种流水线结构的算术编码器能够获得较高的编码速度。
陈光化陆桂富武凯
关键词:流水线FPGA
共1页<1>
聚类工具0