您的位置: 专家智库 > >

雷倩倩

作品数:28 被引量:36H指数:3
供职机构:西安工程大学理学院更多>>
发文基金:国家自然科学基金陕西省教育厅科研计划项目博士科研启动基金更多>>
相关领域:电子电信电气工程自动化与计算机技术文化科学更多>>

文献类型

  • 15篇期刊文章
  • 12篇专利
  • 1篇学位论文

领域

  • 14篇电子电信
  • 2篇电气工程
  • 1篇自动化与计算...
  • 1篇交通运输工程
  • 1篇文化科学

主题

  • 8篇放大器
  • 7篇滤波器
  • 6篇低噪
  • 6篇低噪声
  • 5篇低噪声放大器
  • 4篇增益
  • 4篇增益放大
  • 4篇直流失调
  • 4篇埋层
  • 3篇电光
  • 3篇电光调制
  • 3篇电光调制器
  • 3篇电极
  • 3篇调制器
  • 3篇增益放大器
  • 3篇时钟
  • 3篇时钟树
  • 3篇热光效应
  • 3篇陷波
  • 3篇陷波滤波器

机构

  • 26篇西安工程大学
  • 5篇深圳市纽瑞芯...
  • 4篇西安理工大学

作者

  • 28篇雷倩倩
  • 18篇李连碧
  • 15篇冯松
  • 6篇宋立勋
  • 5篇薛斌
  • 5篇翟学军
  • 4篇朱长军
  • 2篇余宁梅
  • 2篇刘露
  • 1篇涂喆研
  • 1篇臧源
  • 1篇陈治明
  • 1篇吕楠
  • 1篇褚庆
  • 1篇蒲红斌
  • 1篇封先锋
  • 1篇王春兰

传媒

  • 2篇电子技术应用
  • 2篇电子学报
  • 2篇纺织高校基础...
  • 2篇电子设计工程
  • 1篇微电子学与计...
  • 1篇计算机工程与...
  • 1篇通信电源技术
  • 1篇固体电子学研...
  • 1篇微电子学
  • 1篇西安电子科技...
  • 1篇轻工科技

年份

  • 2篇2024
  • 3篇2023
  • 6篇2022
  • 2篇2021
  • 2篇2020
  • 2篇2019
  • 1篇2018
  • 3篇2017
  • 3篇2016
  • 2篇2015
  • 1篇2012
  • 1篇2011
28 条 记 录,以下是 1-10
排序方式:
一种碳化硅/晶体-锗/石墨烯异质结光电器件及其制造方法
本发明公开一种碳化硅/晶体‑锗/石墨烯异质结光电器件及其制造方法,该光电器件包括两电极,两电极之间从上往下依次连接有石墨烯层、晶体锗薄膜层、单晶碳化硅衬底,所述石墨烯层为单原子层厚或者多原子层厚,晶体锗薄膜层的厚度为0....
李连碧臧源胡继超林生晃贺小敏韩雨凌褚庆蒲红斌封先锋冯松宋立勋雷倩倩
文献传递
一种新型PIN电光调制器结构
本发明公开了一种新型PIN电光调制器结构,包括N‑Sub层,N‑Sub层的顶部设置有SiO<Sub>2</Sub>埋层,SiO<Sub>2</Sub>埋层顶部的两侧分别设置有P+阱区、N+阱区,P+阱区、N+阱区之间设置...
冯松薛斌杨延飞涂喆研雷倩倩李连碧翟学军
文献传递
一种实现时序快速收敛的时钟树综合方法
本发明公开了一种实现时序快速收敛的时钟树综合方法,该方法对寄存器传输级代码采用DCG模式进行逻辑综合,采用门控时钟插入技术来降低功耗;布局前,根据芯片布图的位置,选择合适的位置人工插入FCHT时钟结构的主干和分支,在时钟...
雷倩倩王虎虎赵二虎郭蒙刘宁宁李连碧冯松杨延飞刘露
直接变频发射机中的载波泄露抑制方案被引量:8
2015年
针对直接变频发射机中的载波泄漏问题,提出一种基于数字基带的矫正方案.该方案通过在射频芯片上引入一条矫正通路,将载波泄漏失配量检测出来发送给数字基带,数字基带完成矫正工作.与传统的矫正方案相比,该方案减小了芯片面积和功耗,降低了设计难度.系统仿真结果表明基于数字基带的矫正方案的矫正误差小于1.6%.
雷倩倩余宁梅
关键词:直流失调
基于CDIO理念的“集成电路版图设计”课程教学改革与实践被引量:2
2020年
文章以CDIO工程教育理念为背景,在集成电路版图设计中引入项目式教学思路,结合理论实践一体化的思路,以能力提升为目的,对课程内容重新设计。通过在理论教学中引入项目案例,构建以"Bandgap版图"为载体的实践体系,采用角色扮演的教学方法,实施项目式考核方式的全方位项目化过程,强化学生的动手能力,提高学生解决工程问题的能力,培养学生的工程意识。
雷倩倩赵二虎李连碧宋立勋杨延飞
关键词:CDIO项目式教学集成电路版图
一种具有抗干扰功能的超宽带协议低噪声放大器
本发明公开了一种具有抗干扰功能的超宽带协议低噪声放大器,包括匹配电路、LNA主电路、第一级陷波滤波器以及第二陷滤波电路,其中:匹配电路包括电容C<Sub>pad1</Sub>和C<Sub>s</Sub>以及电感L<Sub...
雷倩倩高宇飞赵二虎徐化陈振骐刘启航杨延飞李连碧冯松
一种内外双微环谐振器结构
本发明公开的一种内外双微环谐振器结构,包括有N‑Sub型衬底,N‑Sub型衬底的顶部设置有SiO<Sub>2</Sub>埋层,SiO<Sub>2</Sub>埋层顶部的两侧分别设置有上侧直波导和下侧直波导,SiO<Sub>...
冯松薛斌李连碧雷倩倩杨延飞宋立勋翟学军朱长军
文献传递
一种快速实现时序收敛的设计方法
2024年
为了解决处理器时序收敛困难和设计时间长的问题,本文基于14 nm的定制化处理器(WS_CPU)提出了一种高效可靠的设计方法:(1)基于一种新型的FCHT(Flexible Configurable H-Tree)时钟结构,实现时钟信号均匀分配和减少绕线时间,同时采用CCOPT(Clock Concurrent Optimization)技术进行时钟树综合优化;(2)在综合阶段采用DCG(Design Compiler Graphical)模式和门控时钟插入技术,提前评估设计风险从而减少布局布线的迭代时间。验证结果表明,当WS_CPU时钟频率为1 GHz时,寄存器之间建立时间的时序余量为108 ps,有效地实现了时序快速收敛,同时FCHT结构相比传统平衡树、柔性H树、3级H树的芯片总功耗分别减少了7.71%、6.18%、7.87%;FCHT时钟结构相比传统平衡树在时序修复上节省了3156 min,相比柔性H树节省了5220 min的时序修复时间,缩短了芯片的设计周期。
王虎虎雷倩倩刘露杨延飞李连碧冯松
关键词:时钟树综合
载波泄漏与I/Q失配矫正技术被引量:1
2016年
提出了一种基于数字基带的载波泄漏与I/Q失配矫正方案.该方案只需在射频芯片上引入一条矫正通路,将载波泄漏与I/Q失配量检测出来发送给数字基带,数字基带完成矫正工作,减小了芯片面积和功耗,降低了设计难度.在TSMC 0.13μm CMOS工艺下,系统仿真结果表明,该矫正方案的载波泄漏误差小于1.5%,I/Q失配的相位与幅度矫正误差均小于6.5%.矫正链路的测试结果表明,I/Q幅度的不匹配体现在输入信号两倍的频率上,矫正链路的带宽为20MHz,链路增益变化范围为15dB,步长为5dB.
雷倩倩
关键词:直流失调
一种具有抗干扰功能的超宽带协议低噪声放大器
本发明公开了一种具有抗干扰功能的超宽带协议低噪声放大器,包括匹配电路、LNA主电路、第一级陷波滤波器以及第二陷滤波电路,其中:匹配电路包括电容C<Sub>pad1</Sub>和C<Sub>s</Sub>以及电感L<Sub...
雷倩倩高宇飞赵二虎徐化陈振骐刘启航杨延飞李连碧冯松
共3页<123>
聚类工具0