唐永建
- 作品数:7 被引量:7H指数:2
- 供职机构:浙江大学更多>>
- 发文基金:国家高技术研究发展计划更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 计算机通用串行接口总线接口电路中的并串转换电路
- 本发明的通用串行接口总线(USB2.0)接口电路中的并串转换电路,包括满足480Mbps处理速度的高速并串转换主体电路以及一个能降低功耗的复位使能电路,电路简单高效,可以用TSMC 0.25um的标准CMOS集成电路工艺...
- 何乐年唐永建严晓浪
- 文献传递
- 新型高速串行接口链路层的电路设计与实现
- 2005年
- USB2.0协议规定了高速模式下的数据传输速度为480Mbps,可满足图像、音频信号等数据传输的要求。本文论述了USB2.0中链路层数据的传输机制和高速数字硬件模块功能,提出了一种新颖的基于全数字锁相环(ADPLL)的全速模式数据恢复电路,以及为满足480Mbps传输速度的高速编解码的并行设计方法。设计采用TSMC0.25μmCMOS工艺库。电路的前后仿真结果表明设计的电路达到了480MHz的处理速度,并在FPGA上进行了功能验证。
- 唐永建何乐年严晓浪
- 关键词:USB2.0数据恢复全数字锁相环
- 计算机通用串行接口总线接口电路中的并串转换电路
- 本实用新型的通用串行接口总线(USB2.0)接口电路中的并串转换电路,包括满足480Mbps处理速度的高速并串转换主体电路以及一个能降低功耗的复位使能电路,电路简单高效,可以用TSMC 0.25um的标准CMOS集成电路...
- 何乐年唐永建严晓浪
- 文献传递
- 数字微镜器件的优化设计被引量:2
- 2005年
- 为了改善数字微镜器件(DMD)的性能,提出了一种新的优化设计方法.基于数字微镜器件的工作原理及数学模型,利用一个带复位功能、由一个反相器和一个或非门耦合的同步动态存储器(SDRM)来存储数据,并使用一个由两个耦合的反相器构成的电平转换器来提升电压和缩减芯片面积.采用基于数据打散及重排序的预加载、错时更新的脉冲宽度调制技术(PWM)来降低芯片中的时钟速度要求,进而降低存储器数据总线的最大带宽.结果表明,分辨率为1280×1024像素、显示精度为9位的DMD芯片的数据总线最大带宽降到14.748Mps.该优化设计方法能适用于不同分辨率、不同显示精度的显示模式.
- 唐永建李浩亮冀学美何乐年严晓浪
- 关键词:数字微镜器件脉冲宽度调制灰度电平转换器
- 一种新型的用于高速串行接口的数据处理电路被引量:1
- 2005年
- 本文提出了一种新型的用于USB2.0高速模式下(480Mbps的数据传送率)的数据处理电路。这种电路采用八位并行的方法将数据转换为USB协议规定的数据格式,包含一个高速、低功耗的并串转换电路及一个八分频电路。芯片设计基于TSMC公司的0.25μmCMOS混合信号模型,采用半定制(semi-custom)的设计流程。电路的前后仿真结果表明该数据处理电路达到了480MHz的传输速度,符合USB2.0的要求。
- 唐永建何乐年严晓浪
- 关键词:高速串行接口USB2.0并串转换并行处理
- 片上10位20兆赫兹流水线A/D转换器的设计
- 在ADC电路中,采样保持电路(S/H Circuit)、运算放大器(Opamp)和比较器(Comparator)是最基本的单元电路.本文主要针对采样保持电路进行研究,并设计了一种高性能低功耗的CMOS运算放大器,使之能用...
- 唐永建
- 关键词:A/D转换器SOC流水线ADC采样保持电路
- 文献传递
- 计算机通用串行接口总线接口电路中的并串转换电路
- 本发明的通用串行接口总线(USB2.0)接口电路中的并串转换电路,包括满足480Mbps处理速度的高速并串转换主体电路以及一个能降低功耗的复位使能电路,电路简单高效,可以用TSMC 0.25um的标准CMOS集成电路工艺...
- 何乐年唐永建严晓浪
- 文献传递