戴宇杰 作品数:43 被引量:87 H指数:5 供职机构: 南开大学电子信息与光学工程学院 更多>> 发文基金: 天津市科技发展战略研究计划项目 国家科技支撑计划 天津市科技支撑计划 更多>> 相关领域: 电子电信 电气工程 自动化与计算机技术 更多>>
一种自给基准参考电压的前置稳压器设计与研究 被引量:1 2016年 设计1种可实现自给基准参考电压的前置稳压器.提出1种新的电路结构,该电路结构由前置稳压电路和基准参考电压产生电路组成.前置稳压电路输出稳定电压为芯片其他模块提供稳定电压,基准参考电压产生电路输出与电源无关的基准参考电压,作为前置稳压电路的参考电压,通过反馈机制,实现稳定输出,从而为芯片在供电电压波动较大的情况下,提供稳定电压.采用BCD工艺模型对电路进行仿真,仿真结果证明此种稳压器的线性调整率为0.008%,负载电流由0上升至100 m A时,负载调整率是1.18%,当频率为10 k Hz时,电源纹波抑制比为-58 d B,频率为40 k Hz时,抑制比为-29.7 d B. 冯伟 戴宇杰 张小兴 吕英杰关键词:误差放大器 功率输出 OFDM系统中流水线型FFT(IFFT)处理器设计 被引量:1 2009年 通过流水线结构和乒乓RAM相结合,改进了时域抽取的Radix-4算法,实现了一种适合于OFDM系统的高效流水线型FFT(IFFT)处理器的VLSI设计。在时钟频率125 MHz下,完成一次1024点16bit位长的复数FFT需时49.57μs。 钟会新 戴宇杰 张小兴 吕英杰关键词:快速傅里叶变换 蝶形运算 开关电容共模反馈电路建模与实现 被引量:1 2016年 针对共模反馈控制信号偏低的缺点,提出1种新的主电路尾电流源结构以提高共模反馈控制信号幅值.应用时域、频域分析方法对开关电容共模反馈电路进行理论分析和推导并建立等效时域模型.在功能验证中,采用BCD工艺,以开关电容采样保持电路为例建立实际电路模型并进行仿真测试.结果证明,共模反馈电路不仅使输出差模信号毛刺减小,主电路共模抑制比增加,而且使共模反馈响应速度快、抗扰动性强、鲁棒性好. 冯伟 戴宇杰 张小兴 吕英杰关键词:等效电路模型 锁相环用CMOS鉴频鉴相器及电荷泵的实现 被引量:6 2004年 锁相环(PLL)是一个闭环相位自动控制系统,能够利用一个精确且稳定的频率产生一系列频率准确的信号,为系统内部的其它模块提供稳定的高频时钟.鉴相器是锁相环路中不可缺少的重要组成部分.为了改善传统鉴相器捕获范围小、捕获时间长的问题,本文介绍一种增加频率检测的鉴相器及电荷泵的设计方法. 黄瑞 戴宇杰 卢桂章关键词:CMOS 锁相环 电荷泵 鉴频鉴相器 一种全负载稳定的高PSRR LDO的设计 被引量:5 2017年 提出了一种高电源纹波抑制比的低压差线性稳压器.该低压差线性稳压器通过提高带隙基准的电源抑制比以达到提高LDO(低压差线性稳压器)低频电源纹波抑制的能力.在TSMC 0.18μm CMOS工艺下进行了仿真验证,仿真结果表明,该LDO最大负载电流可以达到80mA,当负载电流在0~80mA范围内变化时,开环相位裕度均大于64°,证明了低压差线性稳压器的高稳定性.当负载电流从0mA跳变到80mA时,系统的输出电压过冲仅为15mV,环路响应时间仅为0.5μs.当负载电流为80mA,测得10kHz时的电源纹波抑制比为-60.82dB,100kHz时LDO的电源纹波抑制比为-57.66dB. 张龙 来强涛 刘生有 郭桂良 戴宇杰关键词:线性稳压器 片上系统 HF RFID系统中整流器设计与分析 2014年 设计了几种基于CMOS工艺的高频RFID整流器,包括:桥式整流器,栅压交叉连接桥式整流器,NMOS-PMOS栅压交叉连接桥式整流器.分析了NMOS栅压交叉连接桥式整流器和PMOS栅压交叉连接桥式整流器的结构和特点.所设计的这两种电路具有负载驱动能力强,漏电流低,电路能量转换效率高等特性,并且随着输入功率的变化有着很好的电路稳定性.另外对一种改进型NMOS-PMOS栅压交叉连接桥式整流器电路进行了讨论,在一定的输入功率下这种电路具有很高的能量转换效率.给出了几种电路的仿真结果,并对仿真数据进行了比较. 程兆贤 张小兴 戴宇杰 吕英杰关键词:整流器 桥式整流器 一种高精度CMOS带隙基准电路的设计 2009年 采用ASMC0.35μm CMOS工艺设计了低功耗、高电源抑制比(PSRR)、低温漂、输出1V的带隙基准源电路。该设计中,偏置电压采用级联自偏置结构,运放的输出作为驱动的同时也作为自身电流源的驱动,实现了与绝对温度成正比(PTAT)温度补偿。通过对其进行仿真验证,当温度在-40~125℃和电源电压在1.6~5V时,输出基准电压具有3.68×10-6/℃的温度系数,Vref摆动小于0.094mV;在低频时具有-114.6dB的PSRR,其中在1kHz时为-109.3dB,在10kHz时为-90.72dB。 张红丽 张小兴 戴宇杰 吕英杰关键词:带隙基准 温度补偿 电源抑制比 改进型CIC抽取滤波器设计与FPGA实现 被引量:2 2009年 为了改善级联积分梳状(CIC)滤波器通带不平和阻带衰减不足的缺点,给出一种改进型CIC滤波器。该滤波器在采用COSINE滤波器提高阻带特性的基础上,级联了一个SINE滤波器,补偿了其通带衰减。硬件实现时,采用新的多相分解方法结合非递归结构,不仅大大减少了存储单元数量,还使电路结构更加规则。经仿真和FPGA验证,改进型CIC滤波器使用较少硬件,实现了阻带衰减100.3 dB,通带衰减仅为0.0001 dB。 张杰 戴宇杰 张小兴 吕英杰关键词:CIC抽取滤波器 FPGA 一种0.9V低电压低本振功率CMOS有源混频器 2010年 设计了一种可工作于0.9 V低电压和-5 dBm本振功率的CMOS有源混频器。通过在MOS管栅极和衬底间引入耦合电容,利用衬底效应加快MOS管的导通和截止,使开关对的开关状态更理想,有效地降低混频器的噪声并提高其线性特性。采用0.18μmCMOS工艺设计,在2.45 GHz本振信号和2.44 GHz射频信号输入下,实验结果表明该混频器可有效地实现混频且具有较好的性能指标:电压转换增益为12.4 dB,输入三阶截断点为-0.6 dBm,输入1dB压缩点为-3.4 dBm,单边带噪声系数为12dB。 韦保林 戴宇杰 张小兴 吕英杰关键词:低电压 SOC用400~800MHz锁相环IP的设计 被引量:6 2008年 设计了一个基于锁相环结构、可应用于SOC设计的时钟产生模块。电路输出频率在400~800MHz,使用SMIC0.18μm CMOS工艺进行流片。芯片核心模块工作电压为1.8V和3.3V。根据Hajimi关于VCO中抖动(jitter)的论述,为了降低输出抖动,采用一种全差动、满振幅结构的振荡器;同时,通过选取合适的偏置电流,实现对环路带宽的温度补偿。流片后测试结果为:输出频率范围400~800MHz,输入频率40~200MHz;在输出频率为800MHz时,功耗小于23mA,周期抖动峰峰值为62.5ps,均方根(rms)值为13.1ps,芯片面积0.6mm2。 樊勃 戴宇杰 张小兴 吕英杰关键词:时钟产生电路 锁相环 压控振荡器