殷蔚 作品数:13 被引量:23 H指数:2 供职机构: 岳阳职业技术学院 更多>> 发文基金: 湖南省自然科学基金 湖南省职业教育“十一五”省级重点建设项目 更多>> 相关领域: 电子电信 文化科学 自动化与计算机技术 电气工程 更多>>
2.4GHz低功耗CMOS低噪声放大器的设计 被引量:1 2008年 本文中采用TSMC 0.35 μm CMOS工艺,设计了工作在2.4GHz、可应用于蓝牙的低噪声放大器。文中对设计过程有比较详细的叙述,并给出了优化仿真结果。最终的结果显示,该低噪声放大器的最大增益约为16dB,并且波动范围小于0.3dB,具有很好的平坦度。噪声系数约为0.8dB,IIP3为+1.6dBm。在1.5V电源电压供电条件下,电路直流功耗为8mW,能很好地满足低功耗的要求。 殷蔚 谭正龙关键词:低功耗 CMOS Multisim软件在模拟电路中的仿真应用 被引量:4 2007年 计算机仿真软件已不断运用于专业教学,尤其是电子技术的教学更能直观地了解电路的特性和检测有关参数,能有效培养学生的实践技能,提高创造性思维能力。以Multisim8.0仿真软件为例,介绍其功能特点和在仿真应用中的具体方法。 殷蔚 陈波关键词:MULTISIM软件 模拟电路 基于工作过程的“电子设计与制作”课程设计与实施 被引量:1 2010年 工作过程导向的应用电子技术专业课程体系设计与实施应对接专业职业岗位能力确定课程目标,针对专业职业岗位需求选取课程内容,基于电子产品开发工作过程序化课程内容,基于行动导向设计教学方法的原则构建工作过程导向的"电子设计与制作"课程。 殷蔚 黄清华 潘毅关键词:工作过程导向 电子设计与制作 课程构建 变频器直流电路的设计 2003年 交-直-交电压型变频器主电路的原理图上元器件少,且分布直观。但在实际的电路搭建过程中如果任意组合或考虑不周,那么这样的系统是存有安全隐患的。 殷蔚关键词:变频器 直流电路 元器件 压敏电阻 利用Cadence设计COMS低噪声放大器 被引量:2 2009年 结合一个2.4 GHz CMOS低噪声放大器(LNA)电路,介绍如何利用Cadence软件系列中的IC 5.1.41完成CMOS低噪声放大器设计。首先给出CMOS低噪声放大器设计的电路参数计算方法,然后结合计算结果,利用Cadence软件进行电路的原理图仿真,并完成了电路版图设计以及后仿真。仿真结果表明,电路的输入/输出均得到较好的匹配。由于寄生参数,使得电路的噪声性能有约3 dB的降低。对利用Cadence软件完成CMOS射频集成电路设计,特别是低噪声放大器设计有较好的参考价值。 肖奔 殷蔚关键词:低噪声放大器 CMOS CADENCE 高职《电子设计与制作》课程设计与实施 被引量:8 2011年 基于工作过程开发《电子设计与制作》课程,遵循"电子产品助理设计"等岗位(群)从简单到复杂的职业能力累积形成规律,以有源音响、单片机小系统等真实电子产品或设计项目为载体,确立基本电子产品设计与制作、单片机系统设计与制作、数据采集系统设计与制作3个模块,其教学流程按"设计任务分析—工作计划制订—设计方案确定-硬件电路设计与制作-软件设计与调试-整机性能检测—设计文件编制与资料归档"等典型工作任务展开。 殷蔚 黄清华 胡微关键词:工作过程导向 电子设计与制作 课程开发 0.65V 3mW CMOS低噪声放大器设计 被引量:1 2007年 给出了工作电压为0.65 V,功耗仅为3 mW的低噪声放大器设计。设计采用TSMC 0.18μm RF CMOS工艺完成。最终的电路仿真结果显示,在0.65 V的电源电压下,S21达到17 dB,S11小于-11 dB,噪声系数小于2.2 dB,线性度指标IIP3为-11.6 dBm。 殷蔚关键词:低电压 低功耗 低噪声放大器 CMOS 高速低功耗CAM核心电路的设计 被引量:1 2008年 设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿真.仿真结果表明,对于64×64的差分互补CAM,最快的比较时间为331 ps,最慢比较时间为762 ps,总的功耗为17.8 mW. 张红南 黄雅攸 殷蔚 王松 张卫青 孔青荣关键词:内容可寻址存储器 低功耗 基于时钟恢复系统中的锁相环电路的设计 被引量:1 2008年 本文主要设计了基于相位控制技术的时钟恢复系统的PLL锁相环路。分别对各单元电路结构--鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、分频器进行设计。采用2.5V,0.25μm First Silicon CMOS工艺来实现,并在SPICE平台下进行仿真。仿真结果表明,该PLL环路的锁定时间仅为2.4us,并且输出的频谱呈现出较高的纯度,具有高速、低噪声的特点。 殷蔚 张红南 黄雅攸 曾云关键词:锁相环 电荷泵 噪声 高速低功耗CMOS电荷泵的设计 被引量:1 2008年 提出一种适用于锁相环路的高速、低功耗电荷泵电路的设计。针对传统电荷泵电路的电流失配问题,本设计引入增益增强电路取代了传统电路中引用共源共栅来增加输出阻抗,大大提高了电路的性能。采用0.35μmCMOS工艺实现,在HSpice的平台下进行仿真。仿真结果表明,该电路充放电时间为40 ns,整体平均功耗为0.3 mW,实现了高速低功耗的目的。 孔青荣 胡赛纯 殷蔚 张红南 黄雅攸关键词:电荷泵 CMOS 高速低功耗 电流失配