您的位置: 专家智库 > >

周干民

作品数:21 被引量:68H指数:5
供职机构:合肥工业大学电子科学与应用物理学院微电子设计研究所更多>>
发文基金:国家自然科学基金国家教育部博士点基金安徽省自然科学基金更多>>
相关领域:自动化与计算机技术电子电信电气工程更多>>

文献类型

  • 12篇期刊文章
  • 6篇会议论文
  • 2篇学位论文
  • 1篇科技成果

领域

  • 13篇自动化与计算...
  • 10篇电子电信
  • 1篇电气工程

主题

  • 6篇总线
  • 6篇接口
  • 4篇软核
  • 4篇状态机
  • 4篇芯片
  • 4篇PCI总线
  • 3篇NOC
  • 2篇电路
  • 2篇蚁群
  • 2篇蚁群优化
  • 2篇蚁群优化算法
  • 2篇映射
  • 2篇优化算法
  • 2篇总线接口
  • 2篇最短路径
  • 2篇最短路径算法
  • 2篇微处理器
  • 2篇接口芯片
  • 2篇PCI接口
  • 2篇PCI接口芯...

机构

  • 21篇合肥工业大学
  • 1篇安庆师范学院
  • 1篇南京大学
  • 1篇上海理工大学

作者

  • 21篇周干民
  • 10篇高明伦
  • 9篇尹勇生
  • 8篇胡永华
  • 2篇曹华锋
  • 2篇栾铭
  • 2篇杨盛光
  • 2篇王锐
  • 2篇林大隽
  • 1篇张溯
  • 1篇何伟
  • 1篇杜高明
  • 1篇王毅
  • 1篇鲁靖梅
  • 1篇刘方海
  • 1篇夏晓梅
  • 1篇刘加峰
  • 1篇詹文法
  • 1篇蒋召宇

传媒

  • 4篇微电子学与计...
  • 2篇计算机工程与...
  • 1篇电子与信息学...
  • 1篇合肥工业大学...
  • 1篇微机发展
  • 1篇控制理论与应...
  • 1篇固体电子学研...
  • 1篇中国集成电路
  • 1篇测控、计量与...
  • 1篇中国电子学会...
  • 1篇中国自动化学...
  • 1篇2004全国...

年份

  • 4篇2006
  • 5篇2005
  • 4篇2004
  • 3篇2003
  • 1篇2002
  • 4篇2001
21 条 记 录,以下是 1-10
排序方式:
PCI总线接口的验证平台及测试图形生成
本文描述了以某种PCI从设备接口芯片为被测对象的验证平台.原则上,该验证平台适用于从寄存器传输级、门级到布局布线后的各级目的性验证,属于动态模拟的范畴.整个平台由被测试模块、后端模块、激励生成模块、结果比较模块和时钟/复...
尹勇生胡永华周干民
关键词:PCI总线
文献传递
AD总线多次复用型PCI接口芯片
高明伦胡永华周干民尹勇生曹华锋王锐
该芯片基于IP软核PCISlave设计开发。芯片完全根据PCI Local Bus Version2.2设计,提供自动配置功能,对多种主板具有很好的兼容性。PCI接口AD总线再复用模型在现有PCI总线操作时序基础上,提出...
关键词:
关键词:PCI接口芯片
芯片设计中时钟问题的探讨
时钟电路的稳定是芯片可靠工作的首要条件.随着SoC的出现,在一个芯片上采用单一时钟几乎成为不可能.为此,在系统体系结构确立过程中,需要将设计划分成不同的时钟域,在同一个时钟域内使用同一时钟,不同的时钟域中可以使用不同的时...
詹文法张溯周干民周萌
关键词:状态机芯片设计
文献传递
基于状态机的IIC总线接口封装
根据不同运用场合,对IP进行不同协议的封装有益于IP的快速集成。本文在介绍IP总线、IIC接口内侧协议基础上,详细论述了IP总线与IIC接口内侧协议的区别,进而提出了基于状态机的接口封装方法。设计结果通过了功能仿真与可综...
杨盛光周干民林大隽高明伦
关键词:IIC总线封装状态机
文献传递
NoC基础研究
随着半导体工艺技术的发展,集成电路设计者能够将越来越复杂的电路功能集成到单硅片上,并最终在20世纪90年代中期开发出SoC(SystemonChip,系统芯片)。SoC代表着集成电路向集成系统转变的大方向。SoC通常指在...
周干民
关键词:NOC映射蚁群优化算法最短路径算法PCI总线
存储器仿真的设计被引量:5
2001年
在没有内部存储器的微处理器软核的设计过程中,如何正确建立软核与外存储器之间的接口是验证工作的关键之一。文章介绍利用多时钟产生存储器接口控制信号的方法,为建立软核仿真平台提供了一个新的途径。
周干民王锐高明伦栾铭
关键词:微处理器软核存储器仿真
一种基于分时复用的PCIAD总线再复用模型
2006年
在研究PC I AD双向总线及PC I总线读操作时序特性的基础上,提出了基于分时复用技术实现PC I AD总线再复用的模型。挂接在PC I用户端的存储器可以复用PC I AD总线完成主设备对其进行的读写操作。实际流片结果表明该模型切实可行。PC I AD总线再复用模型不仅可以保证功能正确,而且节约了32根管脚资源,进而缩小了芯片面积,降低了设计成本。
周干民胡永华高明伦尹勇生
关键词:PCI分时复用
IP软核的形式化验证
本文介绍了应用于IP设计中的一种验证方式——形式化验证,及其在设计流程中的主要功能,并结合一个接口类的IP软核-VMI接口电路的设计,进行形式化验证,并给出实验结果。
吴铃铃周干民何伟高明伦
关键词:IP软核系统芯片形式化验证
文献传递
基于状态机的ROM接口电路模型被引量:2
2004年
在芯片设计中会经常使用到ROM,而ROM又经常作为片外存储器被所设计的芯片进行读写操作,在这里就需要设计接口电路用来配合ROM和设计的芯片。ROM多为异步工作方式,如果设计的电路为同步电路,之间又存在着接口时序配合的问题。文中介绍一种基于状态机的ROM接口电路模型。该模型有两个特点:一是采用状态机实现同步时序电路与ROM异步时序电路的接口时序配合;二是实现与具有不同时间参数ROM接口电路的兼容。该模型的设计结果通过了FPGA验证,并在ASIC芯片中得到运用。
林大隽刘加峰周干民
关键词:状态机异步
基于定向Ford-Fulkerson算法的NoC路径分配被引量:1
2006年
文章通过对NoC网络通讯的分析,以及对现有最短路径算法的研究,提出了一种定向Ford-Fulker-son算法,实现了NoC路径分配;在完成处理单元映射后,根据NoC网络的通讯状况,按照通讯任务的时间顺序分配传输路径,使得任意处理单元间的通讯时间最短,且整个系统的执行时间最优。
夏晓梅周干民
关键词:网络通讯最短路径算法
共3页<123>
聚类工具0