您的位置: 专家智库 > >

苏星

作品数:11 被引量:9H指数:2
供职机构:浙江大学更多>>
发文基金:国家杰出青年科学基金更多>>
相关领域:自动化与计算机技术航空宇航科学技术经济管理机械工程更多>>

文献类型

  • 7篇专利
  • 2篇期刊文章
  • 2篇学位论文

领域

  • 4篇自动化与计算...
  • 2篇航空宇航科学...
  • 1篇经济管理
  • 1篇机械工程

主题

  • 6篇种皮
  • 4篇卫星
  • 2篇迭代
  • 2篇迭代式
  • 2篇队列
  • 2篇星载
  • 2篇星载计算机
  • 2篇再工程
  • 2篇数据队列
  • 2篇逻辑设计
  • 2篇末级
  • 2篇金融
  • 2篇可靠性
  • 2篇可靠性评估
  • 2篇可靠性数据
  • 2篇计算机
  • 2篇加载
  • 2篇加载方法
  • 2篇FPGA
  • 2篇程序存储器

机构

  • 11篇浙江大学

作者

  • 11篇苏星
  • 6篇王婵
  • 6篇王慧泉
  • 2篇张佳慧
  • 2篇金仲和
  • 2篇蒋勇
  • 2篇曹汉超
  • 2篇郑阳明

传媒

  • 1篇传感技术学报
  • 1篇浙江大学学报...

年份

  • 1篇2022
  • 1篇2019
  • 1篇2018
  • 1篇2017
  • 4篇2016
  • 1篇2013
  • 1篇2010
  • 1篇1900
11 条 记 录,以下是 1-10
排序方式:
金融遗留系统迭代式再工程中的过程规划应用
面对当代企业运作的金科玉律“利润最大化,成本最小化”,软件开发对生命周期的要求越来越高。在大规模金融系统再造中,迭代模型成为很多开发团队的首选模式。然后对于金融遗留系统,其业务逻辑复杂,对业务依赖性强,迭代过程中常产生再...
苏星
文献传递
训练图像对的扩增方法、装置、存储介质及电子装置
本申请公开了一种训练图像对的扩增方法、装置、存储介质及电子装置。该训练图像对的扩增方法包括:将人工标注图像对成对输入GAN,GAN学会标注图像到真实图像的转换规则;利用BIM模型生成大量的自动标注图像;将自动标注图像输入...
苏星李路平周筱璇范佳敏
一种皮卫星多源可靠性信息融合方法
本发明公开了一种皮卫星多源可靠性信息融合方法,包括以下步骤:(1)将皮卫星从总到分进行多级分解,末级为元器件,按照分解顺序构建相邻级之间的可靠性计算关系模型;(2)设计可靠性试验的任一级任一单元i的可靠性预计值的计算过程...
王婵王慧泉苏星储佳承
文献传递
一种皮卫星多源可靠性信息融合方法
本发明公开了一种皮卫星多源可靠性信息融合方法,包括以下步骤:(1)将皮卫星从总到分进行多级分解,末级为元器件,按照分解顺序构建相邻级之间的可靠性计算关系模型;(2)设计可靠性试验的任一级任一单元i的可靠性预计值的计算过程...
王婵王慧泉苏星储佳承
文献传递
一种皮卫星星载计算机状态回卷温备份的方法
本发明公开了一种皮卫星星载计算机状态回卷温备份的方法,实施于包括依次连接的双模同构微处理器模块、FPGA和FLASH的系统中,所述的双模同构微处理器模块由两个同构DSP组成;通过FLASH存储DSP计算过程中的关键数据形...
蒋勇郑阳明曹汉超苏星王婵
文献传递
基于GPS校准的皮卫星高精度时间系统方案被引量:6
2016年
许多实际应用任务对皮卫星星上时间系统有较高的精度要求,传统采用实时时钟芯片(RTC)的时间系统方案难以满足需求,基于GPS的皮卫星星上时间系统应运而生。受能源限制,皮卫星携带的GPS接收机一般采用间歇性开机方式工作。本文设计实现了一种基于GPS校准的星上时间系统方案,提出了分级校正算法,并对算法中的参数进行了优化,实验表明,每天GPS接收机仅需开机1 024 s,即可保证优于1 ms/d的星上时间精度。整个方案实现简单,且已应用于浙江大学研制的ZDPS-2皮卫星,满足了任务载荷5 ms时间精度的要求。
苏星王慧泉金仲和
关键词:GPS接收机FPGA
金融遗留系统迭代式再工程中的过程优化应用
苏星
一种皮卫星DSP程序快速加载方法
本发明公开了一种皮卫星DSP程序快速高可靠三取二加载方法,DSP程序分别存储在3片SPI Flash上,运行在Sequential Read模式下的DSP通过作为中间模块的FPGA从3片SPI Flash加载DSP程序,...
苏星王慧泉王婵张佳慧储佳承
文献传递
一种皮卫星星载计算机状态回卷温备份的方法
本发明公开了一种皮卫星星载计算机状态回卷温备份的方法,实施于包括依次连接的双模同构微处理器模块、FPGA和FLASH的系统中,所述的双模同构微处理器模块由两个同构DSP组成;通过FLASH存储DSP计算过程中的关键数据形...
蒋勇郑阳明曹汉超苏星王婵
文献传递
ZDPS-2实时高可靠综合电子系统的逻辑架构设计被引量:3
2017年
针对ZDPS-2卫星的高实时性要求,设计多路并行独占式DMA,实现CPU与包括载荷在内的所有部件的高效交互:54路外设串行接口通信占用CPU时间由565ms降低到50ms,姿控系统传感器数据采集时间一致性由33ms降低到6ms.设计数据混编传输机制及链式DMA结构,实现84路载荷数据100 Hz高频采集与实时下传,满足40ms下传延时要求.通过关键器件抗辐射加固及系统容错机制,提高系统的可靠性.地面测试与在轨运行结果表明:综合电子系统功能正确,稳定可靠,已在轨连续运行5个多月,完成了载荷及各项试验,实时性满足任务需求.
苏星王慧泉金仲和
关键词:实时性综合电子系统FPGA
共2页<12>
聚类工具0