您的位置: 专家智库 > >

谭年熊

作品数:20 被引量:26H指数:2
供职机构:浙江大学更多>>
发文基金:中央高校基本科研业务费专项资金更多>>
相关领域:电子电信自动化与计算机技术电气工程更多>>

文献类型

  • 11篇期刊文章
  • 9篇专利

领域

  • 7篇电子电信
  • 5篇自动化与计算...
  • 4篇电气工程

主题

  • 6篇芯片
  • 4篇谐波
  • 4篇复用
  • 3篇调制
  • 3篇谐波测量
  • 3篇SOC
  • 2篇单芯片系统
  • 2篇多系统
  • 2篇多芯片
  • 2篇信号
  • 2篇信号丢失
  • 2篇异步
  • 2篇预测值
  • 2篇振荡器
  • 2篇正交调制
  • 2篇帧内预测
  • 2篇帧内预测模式
  • 2篇伸缩性
  • 2篇时钟
  • 2篇适配性

机构

  • 20篇浙江大学
  • 1篇杭州电子科技...
  • 1篇教育部

作者

  • 20篇谭年熊
  • 9篇虞小鹏
  • 7篇刘斌
  • 3篇门长有
  • 2篇黄凯
  • 2篇孙玲玲
  • 2篇张晓旭
  • 2篇严晓浪
  • 2篇赵岩
  • 2篇范德章
  • 2篇程瑜华
  • 1篇孟建熠
  • 1篇陈志坚
  • 1篇刘畅

传媒

  • 3篇电路与系统学...
  • 2篇电力系统自动...
  • 2篇电子设计工程
  • 1篇电子技术应用
  • 1篇电工技术学报
  • 1篇计算机辅助设...
  • 1篇浙江大学学报...

年份

  • 1篇2024
  • 2篇2023
  • 4篇2022
  • 1篇2021
  • 1篇2016
  • 2篇2014
  • 2篇2013
  • 1篇2012
  • 2篇2011
  • 2篇2010
  • 1篇2009
  • 1篇2008
20 条 记 录,以下是 1-10
排序方式:
一种面向AI多芯片系统的验证平台结构和测试方法
本发明公开了一种面向AI多芯片系统的验证平台结构和测试方法。本发明验证结构的主要特点是结合chiplet中AI单系统芯片和多系统芯片在不同组合情况下,能够提供伸缩性好、适配性强的灵活验证结构;即在单芯片系统下,或者多系统...
刘斌虞小鹏谭年熊
文献传递
用于RISC-V架构的快速中断系统
本发明公开了一种用于RISC‑V架构的快速中断系统,属于处理器中断处理技术领域。本发明包括中断控制器和采用哈佛架构的RISC‑V处理器系统,中断控制器用于接收中断源信号并按照CLIC中断机制的向量中断模式向RISC‑V处...
毛斌杰谭年熊
文献传递
面向SoC系统的可扩展UVM自动化验证平台
2024年
得益于设计IP的成熟可靠性,目前SoC系统能够基于设计IP实现快速构建。在SoC系统构建过程中,往往需要考虑从IP模块到SoC系统的功能验证。为了能够减小SoC系统构建与功能验证之间的项目压力,提出了一种可快速构建、可扩展、可复用的自动化验证平台。该平台基于UVM、Python、Mako技术,同时具备SV、UVM、C的测试能力,可以快速部署验证平台,有利于验证环境,标准化测试指令规范了测试代码。在不同验证层次中投入试用,有效节省了96.9%的构建测试平台时间,减少了66.2%的测试框架代码,减少了66.4%的测试用例代码。该平台已作为独立EDA产品,参与到多个芯片研发。
刘斌虞小鹏虞小鹏
关键词:SOC自动化
用于谐波测量的非均匀同步采样时钟产生方法被引量:1
2013年
为了消除谐波采样中的频谱泄露并降低电路实现代价,提出非均匀同步过采样时钟产生方法.该方法使用延时锁定环路产生非均匀时钟,控制谐波采样的过采样间隔.通过合理设计过采样率、非均匀时钟频率的概率分布以及变化周期,使非均匀过采样噪声位于模数转换器输出带宽之外,减小了采样噪声对谐波频谱的调制影响,保证了非均匀时钟是统计意义上跟踪基波频率的同步时钟.过采样和时钟的非均匀特性大幅简化了延时锁定环路的结构,所需延时单元个数从3×10°减少到125.采样数据可以作为同步采样序列直接进行快速傅里叶变换运算,无需消除非均匀采样噪声和频谱泄露的操作.在使用1.6384MHz参考时钟、基波频率为46~54Hz的情况下,63次谐波范围内的谐波幅度和相位测量误差分别小于0.02%和0.031°.
赵岩孙玲玲谭年熊
关键词:谐波测量时钟产生
多预测模式复用的H.264帧内处理单元
一种多预测模式复用的帧内预测处理单元,包括:帧内预测模式解码模块,用以根据从原始码流中解析出来的数据,对帧内预测时各个宏块及其子块的预测模式的解码;帧内像素值预测模块,包括平板预测时所用到的种子计算单元和预测值计算单元,...
张晓旭黄凯严晓浪谭年熊
文献传递
一种芯片验证IP装置及其测试方法
本发明公开了一种芯片验证IP装置及其测试方法。验证IP包括主端单元组件、从端单元组件或系统环境,验证IP能实现以下功能:针对对应总线协议提供验证计划,验证计划包含端口信号翻转率、检查覆盖率和功能覆盖率;内置多个预定义事件...
刘斌虞小鹏谭年熊
一种用于谐波测量的全数字同步采样算法被引量:10
2008年
提出了一种用于高精度谐波测量的全数字同步采样算法,其原理是根据电网的基波频率动态地调整过采样模数转换器(ADC)中抽取电路的抽取率,使得抽取后的系统采样频率可以跟随基波频率的变化而变化。与传统的模拟锁相环(PLL)和软件同步采样算法相比,该算法完全由数字电路实现,更加节省硬件面积,适合于数模混合系统的应用开发。文中给出了一个包含deltasigma ADC、频率测量模块、抽取率控制单元和64点快速傅里叶变换(FFT)计算引擎的、用于实际混合系统芯片设计的Simulink仿真模型。对于采样频率是1.6384MHz、带宽是1.6kHz(可计量31次谐波)的谐波测量系统,在电网频率波动±5%的条件下,同步采样后基波和谐波有效值误差分别小于0.001%和0.02%。
门长有王荣华谭年熊
关键词:同步采样谐波测量抽取滤波器快速傅里叶变换
面向SoC开发的一致性时钟信息管理方案
2023年
受益于芯片时钟优化处理技术,时钟信息的管理也变得更为复杂。一致性时钟信息缺失可能造成芯片时钟数据的错误输入和输出,继而影响最终后端综合结果。文中提出了一个覆盖芯片开发全流程的一致性时钟信息管理方案,采用Python、Tkinter、Graphviz技术共同实现对时钟信息进行中心化管理、可视化编辑、脚本批量处理。项目投入使用后,减少了整体时钟冗余信息32.8%,节省后端维护脚本时间76.0%,降低时钟信息出错率88.3%。多个部门利用一致性时钟信息获得所需信息,跨时钟域检查和后端综合均从该方案受益。
刘斌虞小鹏虞小鹏
关键词:SOC时钟一致性中心化
一种基于注入锁定环形振荡器的正交调制接收机电路架构
本发明公开的基于注入锁定环形振荡器的正交调制接收机电路架构,包括:天线、带通滤波器、低通滤波器、注入锁定环形振荡器、两个混频器、信号合成器以及比较器。其中,环形振荡器采用两级反相器级联的结构,输入为通-断键控的RF信号,...
虞小鹏范德章谭年熊
文献传递
一种面向SoC的全方位系统监测验证方案
2023年
伴随着目前SoC尺寸和复杂度的迅速增加,如何在系统层面实施充分完善的验证成为了一项重要挑战。棘手的工作不但来自于对系统层面各项硬件资源的调度和测试场景实现,也来自于如何从复杂的系统运行中获得有用的信息。为了让验证人员在仿真过程中及时掌握系统信息,提出一种面向SoC的全方位系统监测验证方案,基于UVM框架可以实时获得多种系统状态信息。该方案也是基于一种自动化的验证平台并在此之上将监测到的信息做了处理,以用来辅助验证人员更好地分析系统和定位问题。
刘斌虞小鹏虞小鹏
关键词:SOC
共2页<12>
聚类工具0