您的位置: 专家智库 > >

李新兵

作品数:5 被引量:22H指数:1
供职机构:华东师范大学更多>>
发文基金:上海市科学技术委员会资助项目江苏省重点实验室开放基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文
  • 1篇专利

领域

  • 4篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇FPGA
  • 2篇FPGA实现
  • 1篇多项式
  • 1篇循环卷积
  • 1篇硬件
  • 1篇硬件结构
  • 1篇阵列
  • 1篇数据选择器
  • 1篇通用串行总线
  • 1篇嵌入式
  • 1篇总线
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇门阵列
  • 1篇卷积
  • 1篇可编程门阵列
  • 1篇快速傅立叶变...
  • 1篇傅立叶变换
  • 1篇高阶
  • 1篇USB总线

机构

  • 5篇华东师范大学

作者

  • 5篇李新兵
  • 4篇初建朋
  • 4篇韩芳
  • 4篇李成诗
  • 4篇赖宗声
  • 2篇陶涛
  • 1篇吴健军
  • 1篇陶涛
  • 1篇夏宏美
  • 1篇蒋菱

传媒

  • 3篇微电子学与计...

年份

  • 2篇2005
  • 3篇2004
5 条 记 录,以下是 1-5
排序方式:
基于CORDIC的一种高速实时定点FFT的FPGA实现被引量:21
2004年
本文论述了一种利用CORDIC算法在FPGA上实现高速实时定点FFT的设计方案。利用CORDIC算法来实现复数乘法,与使用乘法器相比降低了系统的资源占用率,提高了系统速度[1]。设计基于基4时序抽取FFT算法,采用双端口内置RAM和流水线串行工作方式。本设计针对256点、24位长数据进行运算,在XilnxSpartan2E系列的xc2s300e器件下载验证通过,完成一次运算约为12μs,可运用于高速DSP、数字签名算法等对速度要求高的领域。
李成诗初建朋李新兵韩芳蒋菱赖宗声徐晨景为平
关键词:FFFPGACORDIC算法
用于实现高阶多项式模乘计算系统的硬件结构
一种用于实现高阶多项式模乘计算系统的硬件结构,属于安全认证和信号处理的技术领域。所述的硬件结构由控制模块,分组模块,64点FNT计算模块,第一~五存储器模块,乘法计算模块,64点IFNT计算模块,累加及求重模模块和第一~...
初建朋韩芳赖宗声李新兵陶涛李成诗吴健军夏宏美
文献传递
一种用FNT变换完成大点数循环卷积IP核的VLSI实现被引量:1
2004年
由于FNT变换本身的局限,不能完成大点数循环卷积。文章提出一种运用FNT变换实现循环卷积的方案。不仅具有FNT本身零误差的优点,而且有适合于硬件实现,具有不用保存中间结果,节省面积的优点。
李新兵初建朋赖宗声李成诗韩芳陶涛徐晨景为平
关键词:循环卷积
一种可参数化快速FNT的FPGA实现被引量:1
2004年
讨论了一种基于FPGA的快速FNT算法的实现方案,同时对FNT算法的应用进行了初步的探讨。设计采用与FFT算法中类似的基4时序抽取方法,采用双端口内置RAM及数据串入串出的流水线工作方式。本设计可通过调配参数实现64点及256点的FNT变换,并可同时并行完成两组FNT变换。已经成功应用于数字签名算法中GF(p)域多项式模乘的实现,并使用Xilinx公司Virtex2系列xc2v1000器件下载验证通过了64点的FNT变换。
陶涛初建朋赖宗声韩芳李新兵李成诗徐晨景为平
关键词:快速傅立叶变换现场可编程门阵列
嵌入式USB总线器件端处理器的FPGA实现研究
本文提出了一种适合于嵌入式SoC的USB器件端处理器的硬件实现结构。并主要研究了USB器件端处理器的RTL级实现及FPGA原型验证、和ASIC实现研究,包括从模型建立、算法仿真、各个模块的RTL级设计及仿真、FPGA的下...
李新兵
关键词:通用串行总线
文献传递
共1页<1>
聚类工具0