马成炎
- 作品数:122 被引量:145H指数:6
- 供职机构:杭州中科微电子有限公司更多>>
- 发文基金:国家科技重大专项国家高技术研究发展计划科技型中小企业技术创新基金更多>>
- 相关领域:电子电信自动化与计算机技术天文地球航空宇航科学技术更多>>
- 一种零中频/低中频可配置的可变增益放大器
- 本发明属于射频通信技术领域,公开一种零中频/低中频(ZIF/LIF)可配置的可变增益放大器(VGA),包括基本VGA电路和模式切换控制电路。模式切换控制电路主要由两部分组成,分别位于信号正向通路和反馈环路上,两者互相配合...
- 郑家杰莫泰山马成炎
- 文献传递
- 用于GPS卫星导航系统的低噪声放大器设计
- 2013年
- 采用0.18μm SiGe BiCMOS工艺设计一个用于GPS卫星导航系统射频前端电路的低噪声放大器。该低噪声放大器采用BiFET(Bipolar-MOSFET)Cascode结构可以同时实现极低噪声和高线性度。采用异质结晶体管(heterogenous bipolar transistor,HBT)作为输入管以提供低噪声性能,Cascode级采用MOSFET管来提高线性度。与传统的全HBT管或全MOSFET管相比,这种混合结构能更方便地实现噪声、增益和线性度之间的折中设计。当该低噪声放大器在2.85 V电源电压下工作时,消耗3.7 mA电流,提供19 dB功率增益,噪声系数为0.9 dB,输入1 dB压缩点为0.065 mW。
- 项勇周仁杰段炼甘业兵马成炎叶甜春
- 关键词:低噪声放大器噪声系数线性度
- GPS信号大规模并行快速捕获方法及其模块
- 本发明提出GPS信号大规模并行快速捕获方法,在系统CPU配置一个包括乘法器、数据块缓存、并行部分相关处理、频域变换、后处理、数控振荡器和码产生器等子模块的大规模并行快速捕获模块固件,通过系统CPU调用计算,在一次处理过程...
- 何文涛马成炎李晓江
- 文献传递
- 多模式卫星导航接收机中双频段LNA设计被引量:6
- 2011年
- 设计出一款应用于多模式卫星导航接收机射频前端的双波段LNA,该电路可以工作在1.575GHz和1.267GHz两个波段附近,覆盖了当今各种卫星导航系统的载波频段.LNA的输入阻抗和输出阻抗均被匹配到50Ω,电路采用0.18μmCMOS工艺实现.测试结果表明该电路在1.575GHz和1.267GHz两个波段上噪声系数分别为0.88dB和0.78dB,功率增益分别为25.5dB和25.9dB,S11分别为-16dB和-12.5dB,1dB压缩点分别为-23.4dBm和-23.6dBm,1.8V供电电压条件下静态工作电流均为4.0mA.电路在上述两个频段上稳定性均满足要求.
- 庄海孝马成炎叶甜春黄伟潘文光于云丰武振宇
- 关键词:LNA双波段射频前端多模式
- 一种可切换的双频段CMOS低噪声放大器被引量:5
- 2010年
- 基于0.18μm RF CMOS工艺,设计了一种可切换的双频段CMOS低噪声放大器,其输入输出均匹配到50Ω。加入封装、ESD电路和PAD模型,采用Cadence Spectre RF进行仿真。结果显示,在1.8 V工作电压下,1.575 GHz输入时,LNA的噪声系数、功率增益和偏置电流分别为0.9 dB、18.2 dB和5.7 mA;1.2 GHz输入时,LNA的噪声系数、功率增益和偏置电流分别为0.8dB、16.8 dB和5.3 mA。
- 武振宇马成炎叶甜春庄海孝
- 关键词:CMOS低噪声放大器双频段
- 低相位噪声Σ-Δ小数频率合成器被引量:3
- 2010年
- 为使Σ-Δ小数频率合成器获得低带内相位噪声,在设计中调制器采用一种5阶4bit输出的单环Σ-Δ调制器,比3阶MASH(Multi-stAge noise-SHaping)结构有着更低的带内量化噪声.一款具有低带内相位噪声和快速锁定特点的2.6GHzΣ-Δ小数频率合成器在0.25μmCMOS工艺中实现.测试结果显示,该频率合成器在40KHz频率偏移处相噪-86.5dBc/Hz,杂散小于-65dBc.在2.5V的电源供电下,电流为25.5mA,整个芯片面积3.9mm2(核心电路面积0.63mm2).
- 于云丰叶甜春马成炎乐建连甘业兵
- 关键词:Σ-Δ调制器频率合成器MASHCMOS
- 可编程调整起振条件的低功耗、快速起振晶体振荡器模块
- 本发明公开一种可置起振条件的快速起振、低功耗晶体振荡器模块。该模块由反相放大器、反相整形器链、自动增益控制环路(AGC)、反馈电阻和功率限制电阻,以及外接的无源晶振和负载电容组成。反相放大器带有可置的反馈电阻R1,实现晶...
- 武振宇庄海孝马成炎
- 文献传递
- 基于SRAM测试的MBIST电路实现方案
- 2008年
- 现代SOC电路设计中,存储器特别是SRAM模块的面积占有很大的一部分。通常测试这些存储器采用的方法是通过EDA工具来生成MBIST电路来对SRAM进行测试。然而在没有专门EDA工具的情况下,我们必须手工写电路。本文提供了这一手工MBIST的实现方案,并给出仿真和综合结果。
- 刘学勇李晓江马成炎
- 关键词:SRAMMBIST
- 用于便携式GPS接收机中的5.4mW低噪声高增益CMOS射频前端电路设计(英文)
- 2008年
- 设计了应用于便携式GPS接收机射频前端中的CMOS低噪声放大器和正交混频器.该电路中的低噪声放大器采用带源端电感负反馈的输入级,并引入功耗约束下的噪声和输入同时匹配技术.正交混频器基于吉尔伯特单元.电路采用TSMC0.18μm RF CMOS工艺实现,总的电压转换增益为35dB,级联噪声系数为2.4dB,输入1dB压缩点为-22dBm,输入匹配良好,输入回损为-22.3dB,在1.8V电压供电下,整个全差分电路功耗为5.4mW.
- 王良坤马成炎叶甜春
- 关键词:CMOS射频集成电路低噪声放大器混频器接收机噪声系数
- 一种低通/复数双模式滤波器的设计被引量:1
- 2009年
- 从系统优化以节省面积和减小功耗的目的出发,设计了一种适用于2.4 GHz Zigbee无线收发芯片的双模滤波器电路。该滤波器采用时分复用和电路复用的方法,可工作于低通滤波和复数滤波两种模式。电路采用OTA-C 7阶巴特沃思结构,利用0.18μm CMOS工艺实现。设计中,采用基于CCO锁相环的频率修调电路,以减小滤波器频率偏差。测试结果表明,低通滤波模式时,带宽为1.45 MHz,偏移3 MHz抑制为55 dB;在复数滤波模式下,镜像抑制可达35 dB;在1.8 V电源电压下,滤波器和修正电路电流分别为0.86 mA和0.23 mA。
- 甘业兵潘文光马成炎袁国顺
- 关键词:双模式低通滤波CCO锁相环