您的位置: 专家智库 > >

姚霁

作品数:10 被引量:32H指数:4
供职机构:西安交通大学更多>>
发文基金:国家高技术研究发展计划国家自然科学基金国家自然科学基金创新研究群体项目更多>>
相关领域:电子电信更多>>

文献类型

  • 5篇期刊文章
  • 4篇专利
  • 1篇学位论文

领域

  • 5篇电子电信

主题

  • 5篇VLSI
  • 4篇电路
  • 3篇硬件
  • 3篇硬件实现
  • 3篇算术编码器
  • 3篇编码器
  • 2篇信号
  • 2篇冗余
  • 2篇冗余编码
  • 2篇时钟
  • 2篇视频
  • 2篇水线
  • 2篇专用电路
  • 2篇状态变量
  • 2篇组合逻辑
  • 2篇小波
  • 2篇小波变换
  • 2篇离散小波变换
  • 2篇关键电路
  • 2篇JPEG20...

机构

  • 10篇西安交通大学

作者

  • 10篇姚霁
  • 8篇郑南宁
  • 6篇梅魁志
  • 5篇刘跃虎
  • 4篇王勇
  • 2篇葛晨阳
  • 2篇丁志兵
  • 2篇戴少俊
  • 1篇徐维朴
  • 1篇冯华
  • 1篇兰旭光
  • 1篇柴屹华
  • 1篇路疆
  • 1篇黄宇
  • 1篇王勇

传媒

  • 2篇微电子学与计...
  • 1篇电子与信息学...
  • 1篇电视技术
  • 1篇西安交通大学...

年份

  • 3篇2006
  • 3篇2005
  • 3篇2004
  • 1篇2003
10 条 记 录,以下是 1-10
排序方式:
一种0冗余编码时钟的位平面编码器的VLSI实现方法
本发明公开了一种0冗余编码时钟的位平面编码器的VLSI实现方法,在JPEG2000位平面编码器的VLSI设计中,提供3个专用电路,通过“MSB”检测电路及状态变量生成电路,在待编码的象素点从码块存储器中取出的同时,通过“...
梅魁志郑南宁刘跃虎王勇姚霁
文献传递
一种视频图象分辨率提升的VLSI设计与实现被引量:4
2004年
文章通过线性插值和sigmoidal插值的比较,提出了一种适合硬件实现的视频图象分辨率提升的VLSI结构。并在FPGA平台上通过了验证,实现了PAL/NTSC电视信号到800×600,1024×768的分辨率提升。
冯华徐维朴姚霁葛晨阳柴屹华
关键词:视频图象分辨率线性插值VLSI结构
视频信号的数字化后处理及其实现被引量:3
2003年
在实现隔行电视信号向逐行信号的转变和帧频提升以后,对数字化信号进行后处理,以达到视频增强的目的。提出并实现了新的边缘保护和噪声检测等多种视频处理算法,并在Altera公司的FPGA实验平台上通过了验证,应用到数字化视频处理专用芯片中,大大改善了画面的质量,提高了主观清晰度。
丁志兵郑南宁姚霁路疆戴少俊
关键词:视频信号数字化降噪伽玛校正现场可编程门阵列
一种0冗余编码时钟的位平面编码器的VLSI实现方法
本发明公开了一种0冗余编码时钟的位平面编码器的VLSI实现方法,在JPEG2000位平面编码器的VLSI设计中,提供3个专用电路,通过“MSB”检测电路及状态变量生成电路,在待编码的象素点从码块存储器中取出的同时,通过“...
梅魁志郑南宁刘跃虎王勇姚霁
文献传递
同步流水算术编码器的VLSI实现方法
本发明属于VLSI设计技术领域,在图像压缩或视频处理的硬件实现中,提供一种同步流水算术编码器的结构设计和其中关键电路设计,具体实施例为JPEG2000芯片中使用的是基于上下文的自适应算术编码器,可实现在N+3个时钟内编码...
梅魁志郑南宁刘跃虎姚霁王勇
文献传递
一种同步流水算术编码器的设计被引量:9
2004年
针对JPEG2000标准中的算术编码器实现时,在上下文(CX)表更新、归一化及字节输出过程中具有返回或等待路径问题,提出一种新的同步流水算术编码器设计方案.该方案采用4步流水线设计,通过流水线操作的时序分析,得到了CX表的单步更新方法,并设计了一种树型搜索的寄存器的短延时0位检测电路.引入多路选择器来加速实现任意位左移,在提高主关键路径并行性的同时,采用了多种方法对寄存器传输级代码进行优化.实验表明,在EP1S25B672C7上,最高工作时钟可达107.91MHz.
梅魁志郑南宁兰旭光姚霁
关键词:算术编码器流水线
同步流水算术编码器的VLSI实现方法
本发明属于VLSI设计技术领域,在图像压缩或视频处理的硬件实现中,提供一种同步流水算术编码器的结构设计和其中关键电路设计,具体实施例为JPEG2000芯片中使用的是基于上下文的自适应算术编码器,可实现在N+3个时钟内编码...
梅魁志郑南宁刘跃虎姚霁王勇
文献传递
一种高效流水低存储的JPEG2000编码芯片设计被引量:6
2006年
该文提出了一种高效流水低存储的JPEG2000编码芯片的设计方案。该方案通过采用双缓存的小波系数存储结构,预速率控制方法,Tier2中的RD斜率值的字节表示,以减少片上存储器;对离散小波变换,算术编码和位平面编码使用高度并行流水等设计结构以提高编码单元电路速度;字节地址空间的RD斜率值搜索提高了Tier2的打包速度;对系统实现中的时钟分配,色度转换,帧存储器控制进行了优化设计。基于该设计方案的整个编码芯片已通过FPGA验证,主要性能参数:小波类型为5/3,支持最大Tile为256×256,最大图像4096×4096,码块为32×32,系统采样率在Tier1工作时钟为100MHz时可达45Msamples/s,压缩图像与JASPER 在压缩20倍时相比均小于0.5dB,在SMIC.25库综合下,等效门为10.9万,片上RAM为862kb。
梅魁志郑南宁刘跃虎姚霁黄宇王勇
关键词:JPEG2000离散小波变换位平面编码FPGA
基于JPEG2000的空间递归小波结构的算法研究及VLSI实现
姚霁
关键词:离散小波变换
基于噪声检测的视频降噪及其硬件实现被引量:10
2004年
提出了一种新的综合视频降噪算法,首先对图像进行边缘保护,在此前提下,对图像的噪声水平进行检测,然后自适应地选择降噪的方法。系统已经在Altera的cycloneFPGA平台上通过了验证,结果表明该方案既能有效地降低噪声又能很好地保护边缘,并且实现了智能化的处理。
丁志兵郑南宁姚霁葛晨阳戴少俊
关键词:视频图像处理图像滤波电视图像噪声检测硬件电视信号源
共1页<1>
聚类工具0