施一明 作品数:62 被引量:172 H指数:7 供职机构: 浙江大学 更多>> 发文基金: 国家自然科学基金创新研究群体项目 中央高校基本科研业务费专项资金 国家高技术研究发展计划 更多>> 相关领域: 自动化与计算机技术 机械工程 交通运输工程 电子电信 更多>>
一种基于两路BLVDS总线的数据通信校验方法及系统 本发明公开了一种基于两路BLVDS总线的数据通信校验方法及系统,方法包括:从发送端中的存储模块中获取待传输数据;将待传输数据输入发送端中的数据处理模块中,并采用不同的校验方式进行一次校验;分别将所述校验数据通过两路BLV... 施一明 巫耀鹏 劳立辉 董雁适 王天林 陈根 代云飞一种主时钟竞争方法和系统 本发明提供了一种主时钟竞争方法及系统,应用于多级时钟同步网络。当初始化或者主时钟设备故障时,从网络中所有正常工作的时钟设备中竞争得到一个主时钟设备,其他的作为从时钟设备与主时钟设备进行时钟同步,主时钟设备是从所有正常工作... 冯冬芹 劳立辉 施一明 潘再生文献传递 一种基于5G可远程管控环保水处理控制系统 本发明公开了一种基于5G可远程管控环保水处理的控制系统,包括:可信安全控制模块与外部环保水处理设备信号连接,用于接收外部环保水处理设备的输出信号,并转换为控制信号返回以控制外部环保水处理设备,以及抵御网络攻击和对配置于控... 施一明 高博 董雁适 石卫 王天林 刘国安 胡一枫 王圣洁一种有线网络与无线网络联合调度方法、相关设备及系统 本发明公开了有线网络与无线网络联合调度方法、相关设备及系统,用于保证网络间通信的实时性、确定性。该方法包括:根据无线端信息调度器发送的无线节点信息及有线端信息调度器发送的配置信息,建立无线节点的相应映射,相应映射包括无线... 冯冬芹 胡乙锋 施一明文献传递 基于FPGA的控制系统高速总线的设计与实现 被引量:7 2011年 为了提高控制系统的通信速度和效率,研究高速总线的系统架构,设计并实现具有高实时性,高吞吐率,易扩展等特点的基于现场可编程逻辑门阵列(FPGA)的控制系统高速总线(LHSB),物理层采用多点低压差分信号(M-LVDS)标准,实现256 Mbps的高速串行通信,数据链路层通过实时的链路状态维护实现多路径优化选择的网络冗余,保证通信可靠性的同时使带宽的利用率最大化.通过Xilinx XC3S400A FPGA对设计方案进行实现和实际测试,结果表明,高速总线与当前主流的控制系统总线相比,通信速度和实时性能有了明显的提升,并最大程度的满足上层应用的需要. 宓霄凌 黄文君 金建祥 施一明关键词:控制系统 现场可编程逻辑门阵列 网络冗余 基于无线自组网的具有用能定额预警功能的智能计量插座 本实用新型公开了一种基于无线自组网的具有用能定额预警功能的智能计量插座。包括主控板和电源板,所述的电源板的电源输出接口与所述主控板的电源输入接口相连接,实现电源板对主控板的供电,所述主控板的采样信号接口与所述电源板的市电... 施一明 李鸿亮 李寅雷 徐雨明 冯银 蔡强新文献传递 列车运行监控装置地面基础数据存储更新方法及系统 本发明涉及数据存储更新技术领域,公开了一种列车运行监控装置地面基础数据存储更新方法及系统,所述方法包括:监控显示器获取海量存储器中存储的地面基础数据,所述地面基础数据包括:显示用地面基础数据和控制用地面基础数据;将所述显... 施一明 何伟挺 潘再生 谢东凯 张伟益 黄文君 钟国庆 章晓春文献传递 一种基于IEC61131-3的控制程序执行器IP核设计开发 2015年 针对通用处理器芯片在控制系统设计中可移植性差、执行效率低等缺陷,本文创新性地设计开发了基于IEC61131-3标准的控制程序执行器IP核。该IP核支持基于IL语言的32位定长指令集格式,具备高移植性,可协助SoC(System on Chip)完成各类复杂控制程序的处理。经测试,该IP核在50MHz工作频率下PCmix值达到2.9,实现了控制程序执行的高速度、高效率和高稳定性,同时也解放了CPU内核用以处理其它的重要紧急事务。 杨大胜 唐艳丽 潘再生 施一明关键词:IEC61131-3 控制程序 IP核 执行器 基于FPGA实现优化TSN帧抢占IP核的系统及方法 本发明公开一种基于FPGA实现优化TSN帧抢占IP核的系统包括:信用流量整形IP核,用于接收流量数据并基于流量数据的优先级将流量数据放入不同优先级的队列中;帧抢占调度模块,接收信用流量整形IP核发送的流量数据并向信用流量... 施一明 林海教 金伟江 童庆 劳立辉 胡一枫 邱王海 胡曹娟 曾韩钦现场总线的标准与发展 本文简要介绍了IEC61158个类型的情况,并对各种总线的技术特点和应用领域作了相应的介绍,同时以一定的篇幅讨论了现场总线的发展方向. 施一明 冯冬芹关键词:现场总线 网络 文献传递