您的位置: 专家智库 > >

程君侠

作品数:37 被引量:203H指数:7
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家高技术研究发展计划电子信息产业发展基金国家教育部博士点基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 35篇期刊文章
  • 1篇专利
  • 1篇科技成果

领域

  • 25篇电子电信
  • 13篇自动化与计算...

主题

  • 13篇电路
  • 7篇集成电路
  • 4篇放大器
  • 4篇高性能
  • 3篇设计方法
  • 3篇专用集成电路
  • 3篇模拟集成电路
  • 3篇CPU
  • 3篇处理器
  • 2篇低功耗
  • 2篇点运算
  • 2篇硬件
  • 2篇运算放大器
  • 2篇闪存
  • 2篇微处理器
  • 2篇芯片
  • 2篇滤波器
  • 2篇逻辑电路
  • 2篇接口
  • 2篇可测性

机构

  • 37篇复旦大学

作者

  • 37篇程君侠
  • 10篇俞军
  • 4篇章倩苓
  • 3篇鲁则瑜
  • 3篇麦日锋
  • 3篇吴晓铁
  • 2篇周汇
  • 2篇陈祺欣
  • 2篇孙承绶
  • 2篇李蔚
  • 2篇沈鸣杰
  • 2篇李志斌
  • 2篇张亮
  • 2篇居晓波
  • 2篇柳逊
  • 2篇石亦欣
  • 2篇张纲
  • 2篇应俊
  • 2篇华霞
  • 2篇周钦

传媒

  • 11篇微电子学
  • 6篇复旦学报(自...
  • 5篇半导体技术
  • 5篇微电子学与计...
  • 2篇固体电子学研...
  • 1篇Journa...
  • 1篇计算机工程
  • 1篇电路与系统学...
  • 1篇国际学术动态
  • 1篇电子元器件应...
  • 1篇信息技术与标...

年份

  • 1篇2010
  • 2篇2008
  • 5篇2007
  • 1篇2006
  • 5篇2005
  • 5篇2004
  • 4篇2003
  • 3篇2002
  • 2篇2001
  • 4篇2000
  • 3篇1999
  • 1篇1998
  • 1篇1996
37 条 记 录,以下是 1-10
排序方式:
全兼容IEEE1149.1的MIPS CPU CORE可测性设计被引量:5
2004年
提出了一种采用软硬件协同工作的方式来实现MIPSCPUCORE的可测性设计(DFT)方案。硬件全兼容IEEE1149.1(JTAG)标准,支持单步、断点(6个),内部关键寄存器的查看,并具有可扩充性;软件采用GUI编程开发,达到可视化DEBUG。本设计对于减少CPU开发的测试成本,提高开发效率,以及CPU测试DFT策略的经验积累,都有着一定的意义。
陆正毅孙承绶程君侠
关键词:可测性设计软硬件协同设计JTAG
一种闪存适用新型高速高驱动电压泵设计被引量:1
2005年
提出了一种适用于低电压供电Flash Memory的新型高速高驱动电压泵的设计方法.在分析电压泵工作原理和结构演变并指出当前实现方法在驱动和响应上的制约因素的基础上,结合目前先进Flash Memory工作电压和工作要求,提出了结合三阱工艺和CTS方法以消除体效应和阈值电压降从而提高性能的四相位电荷泵设计方法,专门对时钟驱动进行的优化,提高了响应速度.最后在0.18μm,3 V工艺上仿真并和几种现存实现方法对比得以验证.
苏志强俞军程君侠
关键词:半导体技术闪存低电压CTS
一种用于浮点乘法的边界筛选伪随机测试方法
2008年
复杂测试空间中难以命中的冷僻细节,导致在IEEE浮点算法测试过程中难以验证单条浮点运算的正确性。该文针对传统直接随机测试方法的缺点,提出一种边界筛选生成案例的测试方法。该方法对待测算法边界条件建模,求解边界条件,利用解来构造筛选操作数的标准,并通过筛选操作数实现测试。实验证明该方法比直接随机测试方法更可靠。
周汇俞军程君侠华霞
关键词:浮点运算IEEE754标准
蓝牙芯片发送通道的OTA-C连续时间型模拟滤波器设计被引量:7
2005年
文章通过对低通滤波器的设计,主要讨论分析了跨导放大器—电容(OTA-C)连续时间型滤波器的结构、性能、设计和具体的实现方法,并利用Cadence软件进行了仿真验证。仿真结果说明OTA-C滤波器是一种便于设计实现、适合处理高频模拟信号并可实现完全集成的滤波,在模拟信号处理方面拥有可观的发展前景和潜力。针对滤波结构中跨导放大器(OTA)线性度不高的情况,通过改变结构,增加了线性调整对管提高了线性度,并通过仿真结果证明了其性能改善的情况。
应俊周钦程君侠
关键词:滤波器跨导放大器线性度
基于单片FPGA的可扩展DVI发送器被引量:4
2007年
介绍了当前主流的DVI数字视频协议,特别分析了TMDS的链路结构、信号特性和编码算法。针对目前DVI设计中的不足,给出了一个符合DVI1.0规范的基于单片FPGA的可扩展视频发送器的实现方法,具备某些传统方案无法完成的特性。它充分利用FPGA领域的最新技术,给出了一种基于Xilinx SPARTAN-3A DDR I/O的输出并串转换技术实现方法,克服了FPGA的最高时钟频率限制,极大地提高了运算速度和减少了对系统硬件的需求。
吴晓铁俞军程君侠
关键词:数字视频接口高清晰度多媒体接口
改进型抗单粒子效应D触发器被引量:4
2007年
在对抗单粒子效应技术研究的基础上,构造了一种改进型的抗单粒子翻转和单粒子瞬变的主从型边沿D触发器。该D触发器在不影响设计流程的情况下能使得整个芯片都具有抗单粒子效应,并有效改善了以往由于引入抗辐射设计而导致芯片面积大幅度提高的问题。
赵金薇沈鸣杰程君侠
关键词:抗辐射加固单粒子效应单粒子翻转D触发器
0.35-1微米CMOS基本单元库
叶仰林章倩苓郑增钰程君侠孙承绶闵昊俞军任俊彦杨莲兴
在当代,无论是电子仪器仪表、消费类电子系统,还是通信或计算机类整机系统,其核心技术多体现在整机的专用集成电路设计水平上,国外VLSI系统集成技术发展很快,而国内与世界先进国家相比存在很大差距。为此,国家计委在1992年把...
关键词:
关键词:专用集成电路
一种新型CISC微处理器指令译码设计方法被引量:9
2003年
 文章在介绍Gray码和独热编码设计CISC微处理器指令译码单元的基础上,提出了一种全新的指令译码状态机设计方案——状态分拆方法,该方法可提高指令译码状态转换速度。对几种设计方法进行了横向比较。
居晓波李志斌宁兆熙程君侠王永流
关键词:CISC微处理器指令译码设计方法RISC状态机
浮点乘法验证中的一种边界点测试方法
2008年
针对常用的随机测试生成方法的弱点,提出一种用于IEEE浮点乘法验证的边界条件筛选测试生成方法.其基本思路为:对待测算法边界条件建模;求解边界条件;用求得的解构造筛选操作数的标准;筛选操作数实现测试.应用该方法于典型芯片Intel387SX和实际设计项目C387L数学协处理器,证实该方法比随机测试生成方法更为可靠.
周汇俞军程君侠华霞
关键词:浮点运算IEEE754标准
用于电能计量的串联型晶体振荡器的设计
2001年
提出了一种用于电能计量的串联型晶体振荡电路 ,着重分析了串联型晶体振荡电路的起振条件、起振时间、动态功耗、振荡频率稳定性等 ,并利用 EDO模拟器作了验证 ,最后给出了应用此振荡器作为时钟发生器在单相电能计量集成电路产品中的测试结果。
麦日锋俞军程君侠章倩苓
关键词:晶体振荡器电能计量
共4页<1234>
聚类工具0