您的位置: 专家智库 > >

洪功存

作品数:5 被引量:10H指数:2
供职机构:华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 1篇学位论文
  • 1篇会议论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...

主题

  • 3篇电路
  • 3篇FIFO
  • 2篇图像
  • 2篇图像处理
  • 2篇芯片
  • 2篇ASIC芯片
  • 1篇低抖动
  • 1篇电荷泵
  • 1篇电荷泵电路
  • 1篇电荷泵电路设...
  • 1篇电流舵
  • 1篇电路设计
  • 1篇时钟
  • 1篇专用集成电路
  • 1篇集成电路
  • 1篇加法器
  • 1篇LFSR
  • 1篇超前进位加法...
  • 1篇存储器
  • 1篇高性能

机构

  • 5篇华中科技大学
  • 2篇西安微电子技...

作者

  • 5篇洪功存
  • 4篇沈绪榜
  • 4篇陈朝阳
  • 2篇陈敏
  • 1篇郑兆青

传媒

  • 1篇红外与激光工...
  • 1篇计算机与数字...
  • 1篇固体电子学研...
  • 1篇2004年全...

年份

  • 1篇2005
  • 4篇2004
5 条 记 录,以下是 1-5
排序方式:
FIFO在多级滤波图像处理ASIC芯片中的设计应用被引量:4
2005年
描述了多级滤波图像处理ASIC芯片的体系结构,针对该芯片的数据缓冲存储问题,通过控制模块对一个输入FIFO和三个输出FIFO的协调控制,高效地实现了多路数据的实时处理和传输。结合应用要求,一个异步FIFO对输入数据缓冲存储,使快速数据通道与慢速数据输入相匹配;三个同步FIFO,分别对应单级1×3、两级1×3级联(相当于1×5)和三级1×3级联(相当于1×7)滤波模板的图像数据输出缓存,分时复用一路输出总线。仿真结果表明设计是正确且有效的。
陈朝阳洪功存沈绪榜郑兆青
关键词:FIFO图像处理存储器芯片
通用FIFO的设计及其应用
如何匹配两个传输速率不同的系统间数据传输,避免因为速率的不同而在系统的接口部分产生数据的复写、丢失以及读入无效数据,这些已经成为设计者必须去思考的问题,FIFO缓冲存储器正是解决这种数据传输问题的理想方法.文中将通用FI...
洪功存
关键词:FIFOLFSR
文献传递
FIFO在多级滤波图像处理ASIC芯片中的设计应用
本文描述了多级滤波图像处理ASIC芯片的体系结构,针对该芯片的数据缓冲存储问题,通过控制模块对一个输入FIFO和三个输出FIFO的协调控制,高效地实现了多路数据的实时处理和传输.结合应用要求,一个异步FIFO对输入数据缓...
陈朝阳洪功存沈绪榜郑兆青
关键词:FIFO图像处理专用集成电路
文献传递
一种改进型高性能电流舵电荷泵电路设计被引量:1
2004年
提出一种改进型高性能单端电荷泵电路 ,该电路基于电流舵结构 ,使用运放将偏置电路与充放电电路分开。该电路具有低的输出抖动、宽的电源范围 ,使用级连电流镜像消除过冲注入电流。基于 CMOS0 .3 5工艺 ,用 SPECTRE对该电路进行仿真 ,改进后的电路可消除 1.2 m A的注入电流 ,稳定工作在 2 5 /12 .5 MHz下 ,其最低工作电压为 2 .2 V,静态功耗为 0 .44m A,达到设计目标。
陈朝阳陈敏沈绪榜洪功存
关键词:电荷泵低抖动
原理图输入方法设计32位超前进位加法器被引量:1
2004年
本文介绍了用原理图输入方法设计一款图象处理ASIC芯片中乘加单元的核心运算部件——32位超前进位加法器,出于速度(时延)和面积折衷优化考虑,它以四位超前进位加法器和四位超前进位产生器为基本设计单元级联而成,因此该电路具有速度和面积的折衷优势。选择原理图输入方法,是考虑到本电路复杂度不高,而原理图输入可控性好,效率高,可靠性强且直观,可以熟悉较底层的结构。文章先给出电路的设计实现,并且是先设计四位超前进位加法器,再提出32位超前进位加法器的设计思想和设计原理,然后再通过测试文件的逻辑验证正确。本设计的所有内容,都将在SUN工作站上Cadence工具SchematicComposer中完成。
洪功存陈朝阳沈绪榜陈敏
关键词:加法器电路
共1页<1>
聚类工具0