章华江
- 作品数:3 被引量:2H指数:1
- 供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
- 相关领域:电子电信更多>>
- 用于434/868MHz FSK/OOK CMOS发射机的锁相环设计
- 2009年
- 一种可输出434/868MHz信号的Σ-Δ分数分频锁相环在0.35μmCMOS工艺中集成。该发射机系统采用直接调制锁相环分频比的方式实现FSK调制,OOK的调制则通过功率预放大器的开-关实现。为了降低芯片的成本和功耗,发射机采用了电流数字可控的压控振荡器(VCO),以及片上双端-单端转换电路,并对分频器的功耗设计进行研究。经测试表明,锁相环在868MHz载波频偏为10kHz、100kHz和3MHz处的相位噪声分别为-75dBc/Hz、-104dBc/Hz和-131dBc/Hz,其中的VCO在100kHz频偏处的相位噪声为-108dBc/Hz。在发送模式时,100kHz相邻信道上的功率与载波功率之比小于-50dB。在直流电压2.5V的工作条件下,锁相环的电流为12.5mA,包括功率预放大器和锁相环在内的发送机总面积为2mm2。
- 赵冯章华江洪志良
- 关键词:发送机锁相环
- 一种用于短距离器件的带自校准的Σ-Δ分数分频频率综合器(英文)被引量:2
- 2008年
- 介绍了一种应用于433/868 MHz频段短距离器件的分数分频频率综合器.采用带自适应频率校准的宽带压控振荡器来覆盖要求的频段,并采用3位量化、3阶的Σ-△调制器来实现分数分频和改善锁相环的带外噪声.测试结果表明,自适应频率校准能够正常工作,压控振荡器的频率调节范围为1.31 -1.18GHz,在3MHz频偏处的带外噪声为-139dBc/Hz,分数毛刺低于-60dBc.芯片采用0.35μm CMOS工艺,芯片面积仅为1.8mm^2,功耗仅为57mW.
- 章华江胡康敏洪志良
- 关键词:锁相环频率综合器SIGMA-DELTA
- 应用于短距离器件的带频率自校准分数分频频率综合器的研究与设计
- 短距离无线通信技术与其他无线通信技术相比由于通信距离短而具有较低的功耗,此外短距离无线通信技术一般采用无需许可的工业、科学和医疗(IndustryScienceMedical,ISM)频段,因而被广泛使用。短距离器件(S...
- 章华江
- 关键词:分数分频频率综合器
- 文献传递