您的位置: 专家智库 > >

董健

作品数:6 被引量:19H指数:2
供职机构:重庆邮电大学更多>>
发文基金:重庆市自然科学基金重庆市教育委员会科学技术研究项目更多>>
相关领域:电子电信自动化与计算机技术理学更多>>

文献类型

  • 5篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...
  • 1篇理学

主题

  • 2篇自适应
  • 2篇自适应滤波
  • 2篇自适应滤波器
  • 2篇滤波器
  • 2篇基于FPGA
  • 2篇DTI
  • 1篇电子结构
  • 1篇以太
  • 1篇以太网
  • 1篇硬件
  • 1篇硬件平台
  • 1篇帧结构
  • 1篇收敛性
  • 1篇铁磁
  • 1篇铁磁体
  • 1篇图形化
  • 1篇图形化界面
  • 1篇片上系统
  • 1篇子结构
  • 1篇流水线

机构

  • 6篇重庆邮电大学
  • 1篇重庆工商大学

作者

  • 6篇董健
  • 5篇董会宁
  • 3篇陈虎
  • 3篇孟莎莎
  • 1篇张翠玲
  • 1篇刘俊
  • 1篇范逵

传媒

  • 2篇通信技术
  • 1篇电子测试
  • 1篇原子与分子物...
  • 1篇无线通信技术

年份

  • 2篇2011
  • 3篇2010
  • 1篇2009
6 条 记 录,以下是 1-6
排序方式:
基于Interconnect Matrix结构的多层AHB总线设计与实现被引量:4
2009年
为了解决AHB片上总线有限带宽的问题,文中在其基础上,介绍了一种交叉互连矩阵结构的多层AHB总线,并从各子模块设计、以及各子模块之间的相互通信描述了多层AHB总线设计及其实现。最后对其进行系统级仿真,此总线结构极大地提高了片上系统传输带宽。
陈虎董会宁范逵董健
关键词:片上系统
基于FPGA的DTI设计与实现
随着通信技术的发展以及市场的推动,“三网融合”已经成为了一个十分热门的话题,所谓“三网融合”就是指电信网、有线电视网和计算机通信网的相互渗透、互相兼容。对于广电系统的有线电视网,电缆调制解调器CableModem是有线电...
董健
关键词:帧结构以太网硬件平台
文献传递
Cr含量对ZB型半金属铁磁体Cr_xZn_(1-x)Se磁电性能的影响
2010年
使用基于密度泛函理论的第一性原理方法,优化了闪锌矿结构的Cr_xZn_(1-x)Se(x=0.000,0.125,0.250和0.375)的2×2×2超胞的几何结构,计算了其自旋极化的态密度和能带结构、离子磁矩、电荷分布等磁电性能,详细分析了Cr含量对Cr_xZn_(1-x)Se磁电性能的影响.结果表明,Cr掺杂后ZB型ZnSe具有明显的半金属特性;当x=0.125,0.250和0.375时,Cr_xZn_(1-x)Se均有较宽的半金属带隙,从而可能具有较高的居里温度;当x=0.125时,Cr_xZn_(1-x)Se的半金属性最稳定;x=0.125,0.250和0.375时,Cr_xZn_(1-x)Se的超胞磁矩分别为整数磁矩4.0,8.0和12.0μ_B,而具有整数磁矩是半金属铁磁体非常重要的特征之一.Cr_xZn_(1-x)Se的半金属性和磁性主要来源于Cr离子的自旋极化,Cr离子的电子结构为Cr e_g^2↑e_g^1↓t_(2g)~3↑.
董健董会宁张翠玲刘俊
关键词:半金属铁磁体电子结构
基于FPGA的曼彻斯特编解码器研究被引量:13
2010年
从DTI中曼彻斯特码的帧结构出发,使用VHDL硬件描述语言,采用自顶向下的设计方法设计了曼彻斯特编解码器。所编写VHDL源程序经Xilinx公司的ISE开发软件和Modelsim仿真工具进行调试优化和仿真,并在Xilinx公司的FPGA开发芯片XC3S1200E中进行了验证,结果表明,用FPGA可以很好的实现DTI中曼彻斯特编解码器。
董健董会宁陈虎孟莎莎
关键词:DTIDOCSISFPGA编解码器
基于DSP Builder的自适应滤波器的模型搭建被引量:2
2011年
为了减少自适应滤波器的计算复杂度以及缩短设计周期,对自适应滤波器结构进行合理的划分,依据收敛性和计算复杂度两个主要性能指标,在Matlab的Simulink中的DSP Bulider平台下,搭建了一个自适应滤波器模型,该设计能够灵活地改变滤波器的系数,从而灵活地改变自适应滤波器的收敛性,根据实际的需要设计滤波器,易于修改和调试。同时,Simulink的强大的图形化界面,辅助简化设计流程,提高了设计效率。
孟莎莎董会宁董健
关键词:自适应滤波器收敛性图形化界面
一种基于先行DLMS的自适应滤波器的FPGA实现
2010年
本文阐述了自适应滤波器的基本原理,给出了先行DLMS算法的计算公式,该算法相对于DLMS而言只在系数更新计算路径上引入一个延迟,自适应滤波器仍能保持收敛,并在MATLAB平台上验证该算法在阶数小的自适应滤波器设计中的可行性。针对现今对高速数字信号处理的要求,提出了一种自适应滤波器的FPGA实现方法,在先行DLMS的基础上,加入流水线结构,采用VerilogHDL硬件描述语言编写底层代码,设计了一个两阶的自适应滤波器。最后在QuartusⅡ中进行仿真和时序分析,该设计可以显著地提高运算速率。
孟莎莎董会宁陈虎董健
关键词:自适应滤波器流水线
共1页<1>
聚类工具0