您的位置: 专家智库 > >

郑丹丹

作品数:42 被引量:17H指数:3
供职机构:浙江大学更多>>
发文基金:国家科技重大专项国家自然科学基金中央级公益性科研院所基本科研业务费专项更多>>
相关领域:自动化与计算机技术电子电信文化科学医药卫生更多>>

文献类型

  • 31篇专利
  • 9篇期刊文章
  • 2篇学位论文

领域

  • 23篇自动化与计算...
  • 6篇电子电信
  • 2篇文化科学
  • 1篇矿业工程
  • 1篇医药卫生

主题

  • 6篇硬件
  • 6篇功耗
  • 5篇低功耗
  • 5篇电路
  • 5篇集成电路
  • 4篇电路设计
  • 4篇图像
  • 4篇嵌入式
  • 4篇集成电路设计
  • 3篇多项式
  • 3篇信息安全
  • 3篇时钟
  • 3篇阈值电压
  • 3篇网络
  • 3篇芯片
  • 3篇加密
  • 3篇架构
  • 3篇函数
  • 3篇乘法器
  • 2篇单元库

机构

  • 42篇浙江大学

作者

  • 42篇郑丹丹
  • 26篇黄凯
  • 8篇严晓浪
  • 7篇吕冬明
  • 5篇李鹏
  • 4篇张培勇
  • 4篇葛海通
  • 4篇张晓旭
  • 4篇余慜
  • 3篇曾宪恺
  • 2篇杨蓓蓓
  • 2篇曹江
  • 2篇叶景佳
  • 2篇陈晨
  • 2篇冉帆
  • 1篇何仙娥
  • 1篇赵梦恋
  • 1篇陈昆松
  • 1篇陈偕雄
  • 1篇应琦钢

传媒

  • 3篇浙江大学学报...
  • 2篇计算机应用研...
  • 1篇浙江大学学报...
  • 1篇机电工程
  • 1篇微电子学与计...
  • 1篇控制工程

年份

  • 13篇2023
  • 8篇2022
  • 3篇2021
  • 3篇2020
  • 2篇2016
  • 1篇2015
  • 3篇2014
  • 1篇2013
  • 2篇2012
  • 2篇2011
  • 1篇2010
  • 1篇2009
  • 2篇2008
42 条 记 录,以下是 1-10
排序方式:
一种编码三种活化型生长因子的序列及其应用
本发明提供一种同时表达IGF1、EGF和FGF2三种生长因子的编码序列,利用本发明提供的编码序列,可以构建相应的表达载体,通过导入细胞而高效稳定地分泌具有生物活性的IGF1、EGF和FGF2三种生长因子,用于各种需要添加...
叶景佳曹江郑丹丹杨蓓蓓
文献传递
基于时延搜索的SRAM建立时间快速提取方法
2011年
片上系统包含的嵌入式存储器数量在迅速增加,这需要高速的提取静态随机存储器(SRAM)时序的方法.传统的SRAM建立时间提取方法(search based for setup time,sbSetup)耗时过大,严重影响了定制电路SRAM的设计周期.针对该问题提出一种基于时延搜索的SRAM建立时间快速提取方法(search delay based for setup time,sdbSetup),该方法通过仿真影响建立时间的局部电路,并利用基于路径延时方法(delay based for setup time,db-Setup)来确定比较精确的时间窗,再运用二分迭代法来提取建立时间.该方法从减少仿真电路的规模和确定精确的时间窗两个方面来优化提取时间.仿真实验表明:与sbSetup方法相比,sdbSetup方法不仅能提供准确的建立时间,而且提取速度平均提高了60倍.
黄雪维张培勇吕冬明郑丹丹严晓浪
关键词:静态随机存储器锁存器
一种两线SPI的通信系统及方法
本发明属于数字通信技术领域,公开了一种两线SPI通信系统及方法,包括主设备和从设备,所述主设备和从设备都包括CPU、总线、SPI模块和GPIO模块,在SPI的使用场景下,所述CPU用于SPI寄存器的配置,所述SPI模块用...
胡淳奕黄凯蒋小文郑丹丹刘智力
一种基于PSO算法的有用偏差时序优化方法
本发明公开了一种基于PSO算法的有用偏差时序优化方法,包括:S1,选取路径公共点并加入缓冲器;S2,将路径公共点作为粒子,缓冲器数量作为粒子位置,将建立时间和保持时间的最差违例之和作为全局最优解,采用PSO算法得到最优缓...
黄凯李鹏李立浧习伟曾祥君尹项根宋怡瞳郑丹丹
文献传递
基于时序裕度和时序路径的分步多阈值电压单元分配方法
本发明公开了一种基于单元时序裕度和单元时序路径的分步多阈值电压单元分配方法,属于集成电路设计的低功耗技术领域,包括两个步骤:基于批量替换的初步优化、基于逐点替换的深度优化。所述基于批量替换的初步优化是将电路中时序裕度最差...
黄凯李鹏李立浧习伟曾祥君尹项根朱示特郑丹丹
文献传递
一种资源复用型超越函数运算实现方法
本发明属于超越函数运算技术领域,公开了一种资源复用型超越函数运算实现方法,包括预处理步骤、查表步骤、计算步骤和后处理步骤;所述预处理步骤根据运算函数的类型做相应的数据处理并将处理得到的多个数据给其他三个步骤进行运算;所述...
黄凯胡榛金泓逸熊东亮蒋小文郑丹丹刘智力
基于优化电路的高性能乘法器设计被引量:4
2011年
为了提高二进制乘法器的速度并降低其功耗,在乘法器的部分积产生模块采用了改进的基4Booth编码和部分积产生电路并在部分积压缩模块应用了7∶3压缩器电路,设计并实现了一种高性能的33×28二进制乘法器.在TSMC 90 nm工艺和0.9 V工作电压下,仿真结果与Synopsys公司module compiler生成的乘法器相比,部分积产生电路速度提高34%,7∶3压缩器和其他压缩器的结合使用减少了约一级全加器的延时,整体乘法器速度提高约17.7%.
应琦钢郑丹丹何乐年
关键词:BOOTH编码
一种用于片上网络芯片的基于共享存储的生成树路由硬件架构及方法
本发明属于集成电路芯片的片上网络路由领域,公开了一种用于片上网络芯片的基于共享存储的生成树路由硬件架构及方法,包括输入通道,控制逻辑和交叉开关,控制逻辑控制单次路由过程,交叉开关控制输入通道和输出通道的交叉互连;输入通道...
黄凯蒋小文熊东亮李昱霆郑丹丹
基于可扩展标准单元的半定制电路设计方法被引量:1
2013年
针对芯片设计中关键路径优化不足的问题,提出了基于可扩展标准单元的半定制电路设计方法。采用逻辑功效模型分析了关键路径,根据分析结果,通过使用Cadance工具的开发语言编程设计了具有完备驱动能力的扩展单元集,通过使用hspice工具仿真扩展单元的时序,通过使用逻辑功效优化算法将关键路径中延时较大的标准单元替换成具有理想驱动能力的扩展单元从而减少了单元延时,以获得最短路径延时,实现了设计流程自动化,获得了良好的工艺可移植性和设计灵活性;以处理器芯片为实验电路,采用台积电的4种工艺,分别使用扩展单元和标准单元完成了芯片的物理设计和时序仿真。实验结果表明,主流工艺下基于可扩展标准单元的半定制设计方法可以充分优化关键路径和缩短延时,有效地提升电路的主频。
李碧琛沈海斌郑丹丹严晓浪
关键词:芯片设计
一种基于主动屏蔽层的安全芯片防护装置及方法
本发明属于集成电路安全防护技术领域,公开了一种基于主动屏蔽层的安全芯片防护装置及方法,包括金属屏蔽层、双重随机码流电路、ECC纠错电路、数字比较电路,金属屏蔽层带有伪接口的多通道随机哈密顿走线,用于覆盖待保护电路;双重随...
黄凯袁启民蒋小文郑丹丹陈晨
共5页<12345>
聚类工具0