吴旭凡
- 作品数:9 被引量:24H指数:3
- 供职机构:东南大学国家专用集成电路系统工程技术研究中心更多>>
- 发文基金:国家高技术研究发展计划国家自然科学基金更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 嵌入式微处理器的高层总线缓冲模型
- 2006年
- 本文针对嵌入式微处理器结构特征,提出了一种高层总线缓冲模型。随后根据提出的缓冲模型设计仿真算法,并根据实际的设备行为进行抽样统计分析,实现了带有缓冲设备的高层动态仿真。结果显示高层的仿真结果反映了实测电路级仿真的数据趋势,具有很好的一致性,证明了高层模型及仿真的有效性。
- 吴旭凡凌明杨军
- 关键词:嵌入式微处理器总线带宽
- 一款嵌入式芯片总线仲裁器的设计和评估被引量:10
- 2005年
- 针对片上系统(SoC)总线设计中仲裁机制的选取往往局限于抽象的定性分析,以一款嵌入式处理器芯片为设计平台,实现了固定优先级、轮转优先级和混合优先级的仲裁电路设计,并建立了仿真测试平台,通过仿真对总线主设备的总线占有率、最差等待响应时间进行了定量分析比较,得出了混合优先级仲裁机制较单一的固定优先级与轮转优先级仲裁机制在体现公平性与优先性上更有效的结论,对其他嵌入式系统总线的仲裁设计与改进提供了很好的参考。
- 鲍胜荣吴旭凡钟锐
- 关键词:仲裁器SOC嵌入式处理器
- 基于排队模型的总线缓冲估计
- 2006年
- 根据嵌入式微处理器结构特征,提出了一种基于具有优先级排队模型的总线接口缓冲估计方法.通过对系统的抽象,建立了总线缓冲的排队模型,然后给出详细的估计步骤.最后对结果进行了理论分析,并针对实例应用该方法进行了缓冲容量估计,估计结果同高层仿真结果进行了比较,证明了该方法的有效性.
- 吴旭凡杨军
- 关键词:嵌入式微处理器片上总线
- 基于FPGA的HMAC_SHA1_96算法设计与实现被引量:4
- 2003年
- 在简要介绍安全散列函数SHA1和HMAC_SHA1_96算法体系的基础上,结合FPGA芯片(Altera的APEX20KE系列)的特点,进行信息安全加密验证算法的硬件系统优化设计和验证。本文讨论了该优化设计的步骤和方法, 给出了较好的验证结果。
- 丁黄胜陆生礼田渊吴旭凡
- 关键词:FPGA安全性网络安全
- HMA-CMD5算法的硬件实现被引量:3
- 2003年
- 信息安全体系中的消息验证是一个非常重要的方面。采用以散列函数为基础的消息验证编码是其中的一种重要方法。现提出了硬件实现一种以MD5算法为基础的消息验证编码 (HMAC MD5)的电路结构。该电路结构通过对MD5核心运算模块的复用 ,缩小了电路规模 ,达到了较高的处理速度。用VerilogHDL描述电路结构 。
- 吴旭凡胡晨田渊丁黄胜
- 关键词:信息安全HMACMD5算法
- 系统芯片中片上总线结构的性能评价研究
- 应用需求的增长和系统芯片集成度的不断提高,对系统芯片片上互连结构提出了更高的要求。总线结构作为片上互连的主要方式,其实现目标主要包括高性能、低功耗以及低硬件开销。性能是衡量片上总线结构优劣的重要指标,因而片上总线结构的性...
- 吴旭凡
- 关键词:系统芯片性能评价
- 面向应用优化的AMBA总线IP核设计
- 伴随着集成电路工艺的飞速发展,集成电路设计方法也面临着挑战。集成电路性能的提升、规模的增大、复杂性的增强和开发周期的延长,都给集成电路的设计带来了极人的困难。在这样的背景下,片上系统(system-on-chip,SOC...
- 吴旭凡
- 关键词:系统芯片片上总线集成电路片上系统
- 文献传递
- 使用改进的心动阵列结构实现RSA公共密钥算法被引量:3
- 2002年
- 本文介绍了一种 RSA算法的电路实现结构。该结构是对心动阵列结构的改进 ,对心动阵列结构的核心模块长加法模块进行了循环复用 ,在大幅度降低电路面积的情况下 ,运算速度没有明显的降低。用 Verilog描述了整个设计 ,并在
- 田渊王超吴旭凡丁黄胜胡晨
- 关键词:MONTGOMERY算法模幂运算模乘运算
- 兼容YUV数据格式的LCD控制器被引量:1
- 2006年
- MPEG4解码过程中YUV到RGB的转换是一件非常耗时的工作。针对手持设备SoC芯片MPEG4实时解码的挑战,介绍了一种能够同时兼容YUV和RGB数据的LCD控制器的设计。着重介绍了YUV数据到RGB数据转换的2种实现方法:定点乘法实现和移位实现,并从转换效果、电路速度和开销的角度比较了2种方法的优缺点。实验证明在纯软件解码MPEG4的条件下该设计可以节省40%的CPU开销,大大提高整个系统的MPEG4解码性能。
- 童正宁吴旭凡高谷刚赵博生
- 关键词:LCD控制器YUVMPEG4