您的位置: 专家智库 > >

周学功

作品数:48 被引量:112H指数:5
供职机构:复旦大学更多>>
发文基金:国家自然科学基金国家高技术研究发展计划上海市浦江人才计划项目更多>>
相关领域:自动化与计算机技术电子电信自然科学总论更多>>

文献类型

  • 23篇期刊文章
  • 20篇专利
  • 3篇会议论文
  • 1篇学位论文
  • 1篇科技成果

领域

  • 24篇自动化与计算...
  • 8篇电子电信
  • 2篇自然科学总论

主题

  • 14篇可重构
  • 12篇阵列
  • 12篇现场可编程
  • 10篇编程
  • 8篇现场可编程门...
  • 8篇门阵列
  • 8篇可编程门阵列
  • 7篇逻辑器件
  • 7篇可编程逻辑
  • 5篇电路
  • 5篇用户
  • 5篇网络
  • 5篇可编程逻辑器...
  • 5篇互连
  • 4篇硬件
  • 4篇用户电路
  • 4篇神经网
  • 4篇神经网络
  • 4篇逻辑单元
  • 4篇卷积

机构

  • 46篇复旦大学
  • 2篇宁波高等专科...
  • 2篇上海航天电子...
  • 1篇华东计算技术...
  • 1篇上海卫星工程...

作者

  • 48篇周学功
  • 27篇王伶俐
  • 16篇童家榕
  • 14篇彭澄廉
  • 10篇王颖
  • 8篇曹伟
  • 4篇谢亮
  • 4篇陈伟男
  • 4篇罗成
  • 4篇叶晓敏
  • 3篇薛志军
  • 3篇包杰
  • 3篇杨萌
  • 3篇刘智斌
  • 3篇张作舟
  • 3篇王侃文
  • 3篇游红俊
  • 2篇胡光喜
  • 2篇陈帅
  • 2篇陈志辉

传媒

  • 8篇计算机工程
  • 4篇计算机辅助设...
  • 3篇计算机工程与...
  • 2篇小型微型计算...
  • 2篇计算机工程与...
  • 1篇系统工程与电...
  • 1篇电子学报
  • 1篇计算机学报
  • 1篇计算机应用与...
  • 1篇2000年C...
  • 1篇全国第13届...

年份

  • 1篇2024
  • 2篇2021
  • 2篇2018
  • 2篇2017
  • 1篇2015
  • 2篇2014
  • 3篇2013
  • 7篇2012
  • 8篇2011
  • 4篇2010
  • 3篇2009
  • 1篇2008
  • 5篇2007
  • 1篇2006
  • 2篇2005
  • 2篇2004
  • 2篇2000
48 条 记 录,以下是 1-10
排序方式:
支持动态可重构的软/硬件统一多线程编程模型被引量:4
2009年
针对可重构系统中的数据流驱动应用,提出支持动态可重构的软/硬件统一多线程编程模型SHUMDR及其层次化实现.通过硬件线程接口设计、操作系统内核扩展,便于设计人员以统一的线程视图描述应用的软硬件划分.以数据加密/解密为例进行测试的结果表明,统一线程抽象带来的时间开销和空间资源占用率较小,该模型在探索编程灵活性的同时,能够有效地兼顾硬件的效率.
王颖周学功游红俊彭澄廉
基于边界扫描的可编程逻辑器件自动测试系统与方法
本发明属于电子技术领域,具体为一种基于边界扫描的可编程逻辑器件自动测试系统与方法。所述测试方法包括芯片配置文件的生成、下载配置FPGA芯片、测试向量的生成和加载,以及测试结果比较等,并构建了相应的测试系统,全部实现自动化...
王伶俐王颖周学功童家榕包杰
文献传递
SOPCBuilder中IP构件的设计与实现被引量:25
2005年
Altera公司的SOPC Builder是一个灵活、方便的系统设计工具,用来在可编程逻辑器件上快速搭建片上系统。 有效的片上系统设计依赖于可复用的IP核。介绍了可编程片上系统中IP核总线接口的设计,并结合实例说明如何将 用户逻辑包装成SOPC Builder的IP构件,以方便今后的复用。
周学功彭澄廉
关键词:SOPCIP核总线接口可编程片上系统可编程逻辑器件可复用
基于XML可配置IP库的构建
基于IP(知识产权核)的SOC(片上系统)设计通常分为两步.首先,根据设计要求搜索合适IP.其次,将得到的IP做相应处理,进行IP参数的配置,最后集成到系统中去.然而,IP提供者的设计方法和IP形式描述的多样化,不利于I...
薛志军周学功周湘彭澄廉
关键词:SOCXML片上系统
文献传递
一种现场可编程器件FPGA逻辑单元模型及其通用装箱算法
本发明涉及一种现场可编程器件FPGA逻辑单元模型及其通用装箱算法,它根据逻辑单元中所能实现用户电路逻辑功能类型进行分析和建模,按照其相互驱动情况可以分成三级,第一级为查找表,第二级为专用器件,第三级为时序器件,该模型能广...
杨萌王侃文周学功童家榕
文献传递
基于多核处理器的通用并行加速算法
本发明属于并行处理器技术领域,具体为一种基于多核处理器的通用并行加速算法。本发明步骤包括:对于大规模、高密度数据计算,首先识别计算过程中的数据相关性,对于数据相关度低或者相互之间没有数据相关性的计算过程,将其分解出来成为...
曹伟王伶俐王颖周学功叶晓敏
文献传递
可重构系统中高效的二维任务放置策略被引量:5
2008年
在二维可重构系统中,高效的任务放置策略对系统整体性能起着非常重要的作用。提出了一种新的平均任务分配时间复杂度为(b(Nt-b/4))的二维任务放置策略,它优于现有的时间复杂度为(bNt)或者(Nt2)的放置算法。对该算法进一步改进,并与现有放置算法在分配时间和等待延迟方面进行了比较分析。
黄勋章周学功彭澄廉
关键词:基点可重构计算现场可编程门阵列
一种低位宽卷积神经网络可重构计算单元
本发明公开了一种低位宽卷积神经网络可重构计算单元。该单元包括:若干个可重构移位累加模块、多路选通器和量化处理模块;可重构移位累加模块包括控制器、第一寄存器、第二寄存器、第三寄存器和移位累加器;本发明利用网络离散性构建控制...
曹伟王伶俐罗成谢亮范锡添周学功
文献传递
基于边界扫描的可编程逻辑器件自动测试系统与方法
本发明属于电子技术领域,具体为一种基于边界扫描的可编程逻辑器件自动测试系统与方法。所述测试方法包括芯片配置文件的生成、下载配置FPGA芯片、测试向量的生成和加载,以及测试结果比较等,并构建了相应的测试系统,全部实现自动化...
王伶俐王颖周学功童家榕包杰
一种现场可编程门阵列的抗辐射性能快速模拟方法
本发明属于电子技术领域,具体涉及一种现场可编程门阵列的抗辐射性能快速模拟方法。该方法提出了一种与具体硬件结构无关、基于权重的错误注入模型,用于准确模拟基于SRAM的FPGA抗辐射性能;同时提出了基于JTAG边界扫描技术和...
王伶俐周学功童家榕刘智斌胡光喜
共5页<12345>
聚类工具0