您的位置: 专家智库 > >

应征

作品数:5 被引量:31H指数:4
供职机构:东南大学更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信
  • 1篇自动化与计算...

主题

  • 3篇乘法器
  • 2篇压缩器
  • 2篇液晶
  • 2篇液晶显示
  • 2篇驱动芯片
  • 2篇芯片
  • 2篇乘法器设计
  • 1篇电路
  • 1篇电路设计
  • 1篇行扫描
  • 1篇性能比较
  • 1篇液晶显示器
  • 1篇驱动芯片设计
  • 1篇无源驱动
  • 1篇系统结构
  • 1篇显示器
  • 1篇芯片设计
  • 1篇互连
  • 1篇互连线
  • 1篇浮点

机构

  • 5篇东南大学

作者

  • 5篇应征
  • 3篇魏同立
  • 3篇吴金
  • 2篇常昌远
  • 1篇夏君
  • 1篇杨廉峰
  • 1篇钟锐
  • 1篇周震

传媒

  • 1篇电路与系统学...
  • 1篇电子器件
  • 1篇固体电子学研...
  • 1篇微电子学

年份

  • 1篇2005
  • 3篇2003
  • 1篇2001
5 条 记 录,以下是 1-5
排序方式:
一种STN LCD驱动芯片的设计研究被引量:9
2001年
介绍了一种超扭曲向列 ( STN) LCD驱动芯片的总体设计方案 ,重点讨论分析了其关键模块——接口电路、控制电路和驱动电路以及电源电路的设计 ,并用
杨廉峰常昌远应征夏君周震吴金魏同立
关键词:STNLCD电路设计液晶显示器驱动芯片
高速乘法器的性能比较被引量:10
2003年
对基于阵列乘法器、修正布斯算法 (MBA)乘法器、华莱士 (WT)乘法器和MBA -WT混合乘法器的四种架构的32位乘法器性能进行了比较 ,在选择乘法器时 ,应根据实际应用 ,从面积、速度。
应征吴金常昌远魏同立
关键词:乘法器
高速浮点乘法器设计被引量:8
2005年
设计了一种符合IEEE-754标准的32bits高速CMOS浮点乘法器。该乘法器采用MBA算法和基于4:2compressor的树型结构完成CarrySave形式的部分积压缩,再由高速CarrySelect加法器求得乘积。电路设计采用了新型的高速加法运算单元。乘法器采用0.35μm制程,内含19,197个晶体管。3.3V工作电压下(室温),乘法器延迟时间为3.807ns,功耗为107mW@100MHz。
吴金应征
关键词:乘法器BOOTHCOMPRESSORROUNDADDER
32bits高速CMOS浮点乘法器设计
乘法运算在数字信号处理(DSP)系统中占有重要地位.乘法运算速度在很大程度上决定了数字信号处理系统的数据吞吐率.人们提出了很多先进的乘法算法和乘法器结构以改善乘法器的性能.由于应用广泛,符合IEEE754-1985浮点运...
应征
关键词:乘法器互连线
文献传递
液晶显示多行扫描驱动芯片设计被引量:5
2003年
多行扫描驱动方式具备低功耗、高对比度、响应速度快、串扰少、制造成本低和宽温度范围等优点 ,可大幅提高无源驱动的显示质量。文中采用 Hadmoard矩阵作为基本正交函数 ,设计了 4行驱动多行扫描芯片的系统结构 ,并采用动态 CMOS逻辑阵列结构设计了列驱动芯片中的关键电路 -码转换模块。结合 UMC0 .6μm工艺模拟验证后的结果显示 ,该模块 5V下的延迟时间为 11ns,最大工作频率可超过 2 0 MHz。
钟锐应征魏同立
关键词:液晶显示驱动芯片无源驱动系统结构
共1页<1>
聚类工具0