您的位置: 专家智库 > >

施宇峰

作品数:6 被引量:6H指数:1
供职机构:复旦大学更多>>
发文基金:“上海-应用材料研究与发展”基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 2篇期刊文章
  • 2篇专利
  • 1篇学位论文
  • 1篇科技成果

领域

  • 4篇电子电信
  • 1篇自动化与计算...

主题

  • 5篇转换器
  • 5篇模数转换
  • 5篇模数转换器
  • 4篇电路
  • 4篇集成电路
  • 2篇电路技术
  • 2篇位同步
  • 2篇集成电路技术
  • 2篇赫兹
  • 2篇比较器
  • 2篇采样保持
  • 2篇采样保持电路
  • 1篇单调性
  • 1篇信号
  • 1篇数模
  • 1篇数模混合
  • 1篇数模混合集成...
  • 1篇数字信号
  • 1篇流水线模数转...
  • 1篇模拟信号

机构

  • 6篇复旦大学

作者

  • 6篇施宇峰
  • 5篇任俊彦
  • 5篇许俊
  • 2篇陈诚
  • 2篇叶凡
  • 2篇尹文婧
  • 1篇张鸣放
  • 1篇李宁
  • 1篇金安澜
  • 1篇罗磊
  • 1篇汤国英
  • 1篇卜涛
  • 1篇郑增钰
  • 1篇毛静文
  • 1篇王照钢
  • 1篇过瑶
  • 1篇李联

传媒

  • 1篇Journa...
  • 1篇复旦学报(自...

年份

  • 1篇2009
  • 1篇2008
  • 1篇2006
  • 2篇2005
  • 1篇2004
6 条 记 录,以下是 1-6
排序方式:
一种改进的流水线模数转换器结构被引量:4
2005年
在分析传统每级1.5位流水线模数转换器的基础上,提出了一种改进结构,该结构完全解决了传统结构因为最后一级的量化电平失调造成的非单调性问题,仿真结果表明改进后的10比特模数转换器在实际情况下的有效位数(ENOB)最大约有0.83 bit的提高,且电路的功耗和面积增加量相对较小.
施宇峰许俊任俊彦陈诚
关键词:数模混合集成电路流水线模数转换器单调性
A 10bit 100MS/s Pipelined ADC with an Improved 1.5bit/Stage Architecture被引量:1
2008年
This paper presents a 10bit 100MS/s CMOS pipelined analog-to-digital converter (ADC) based on an improved 1.5bit/stage architecture. The ADC achieves a peak signal-to-noise-and-distortion ratio (SNDR) of 57dB and maintains 51dB up to 57MHz, the Nyquist frequency for a clock rate of 100Msample/s. The differential non-linearity (DNL) and integral non-linearity (INL) are typically measured as 0.3LSB and 1.0LSB, respectively. The ADC is implemented in a 0.18μm mixed-signal CMOS technology and occupies 0.76mm^2.
叶凡施宇峰过瑶罗磊许俊任俊彦
关键词:PIPELINE
10比特1.8伏100兆赫兹流水线结构模数转换器
本文完成了一个10比特1.8V电源电压100MHz采样频率的流水线模数转换器的设计和芯片实现,并取得了其主要性能的测试结果。该模数转换器采用改进的每级1.5位结构,有效缓解了传统结构因为最后一级的量化电平失调造成的性能下...
施宇峰
关键词:数字信号模拟信号模数转换器集成电路
文献传递
可抑制比较器失调影响的流水线结构模数转换器
本发明属集成电路技术领域,具体为一种可抑制比较器失调影响的流水线结构模数转换器。它由采样保持电路、九级流水线模块、末级比较器、时间延迟对齐电路和数字校正电路经电路连接构成。其中,各级流水线模块结构相同,均由余量增益电路、...
任俊彦施宇峰尹文婧许俊
文献传递
可抑制比较器失调影响的流水线结构模数转换器
本发明属集成电路技术领域,具体为一种可抑制比较器失调影响的流水线结构模数转换器。它由采样保持电路、九级流水线模块、末级比较器、数据延迟对齐电路和数字校正电路经电路连接构成。其中,各级流水线模块结构相同,均由余量增益电路、...
任俊彦施宇峰尹文婧许俊
文献传递
百兆赫兹中等分辨率CMOS高速模数转换器芯核技术
任俊彦许俊陈诚王照钢郑增钰李联叶凡毛静文李宁施宇峰卜涛金安澜张鸣放汤国英
本项目共有2项资助。一项是“8比特、125MSPS高速模数转换器设计”另一项是“千兆比以太网IP核开发”项目采用了折叠内插和流水线两种电路结构来实现百兆赫兹高速模数转换器,本项目采用了先进的低功耗、高速技术(low po...
关键词:
关键词:模数转换器CMOS
共1页<1>
聚类工具0