您的位置: 专家智库 > >

杜学亮

作品数:10 被引量:13H指数:2
供职机构:中国科学技术大学物理学院物理系更多>>
发文基金:华为科技基金项目国防基础科研计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 9篇期刊文章
  • 1篇学位论文

领域

  • 8篇自动化与计算...
  • 4篇电子电信

主题

  • 3篇协处理
  • 3篇协处理器
  • 3篇处理器
  • 2篇定制
  • 2篇定制指令
  • 2篇嵌入式
  • 2篇嵌入式系统
  • 2篇开发板
  • 2篇可配置
  • 2篇基于FPGA
  • 2篇H.264
  • 1篇点运算
  • 1篇电路
  • 1篇调度
  • 1篇调度算法
  • 1篇硬件
  • 1篇硬件开发
  • 1篇有限状态机
  • 1篇余弦
  • 1篇余弦变换

机构

  • 10篇中国科学技术...

作者

  • 10篇杜学亮
  • 8篇金西
  • 3篇高夫
  • 1篇张鑫
  • 1篇欧阳剑

传媒

  • 2篇计算机工程
  • 2篇小型微型计算...
  • 1篇电子测量技术
  • 1篇计算机辅助设...
  • 1篇电子产品世界
  • 1篇微电子学
  • 1篇单片机与嵌入...

年份

  • 2篇2010
  • 3篇2009
  • 2篇2008
  • 1篇2007
  • 2篇2005
10 条 记 录,以下是 1-10
排序方式:
定制指令与协处理器加速机制的研究
随着微处理器性能的不断提升,嵌入式系统应用范围的不断扩大,日益增加的运算量和复杂度已经称为当前嵌入式设计的关键问题。在数字媒体、汽车电子、可移动电视以及智能手机等领域,复杂多变的应用需求使微处理器的运算能力面临着巨大的挑...
杜学亮
关键词:定制指令可配置处理器协处理器嵌入式系统专用集成电路
文献传递
DVB中时钟恢复系统的设计与实现
2007年
介绍了一种数字视频广播DVB中时钟恢复系统的实现方法。本设计采用了一种数模混合的锁相环技术,该技术通过使用直接数字频率合成器及数字滤波器、借助SystemView建模,成功地恢复了系统时钟。所设计的用于测试的硬件系统,利用恢复的系统时钟实现了DVB中音频流和视频流的同步播放,充分证明了本设计的可行性和正确性。本设计采用的锁相环技术避免了使用压控振荡器,减少了芯片管脚,降低了设计成本。
高夫杜学亮金西
关键词:锁相环系统时钟
向量浮点协处理器VFP-A的设计和验证被引量:1
2009年
介绍了一种高性能浮点协处理器VFP-A的设计和验证。该设计结果符合ARM11协处理器接口规范。它兼容VFP11指令集,并提供可扩展指令,满足了用户的定制需求。在90nm CMOS工艺下,该设计的时钟频率达到了600MHz,具有高性能、低成本和面积小等特点。采用代码覆盖率驱动和功能覆盖率驱动相结合的验证方案,加快了验证进度,也进一步提高了验证的灵活性。经应用程序测试,其性能与ARM11内嵌的浮点协处理器VFP11一致。
杜学亮金西
关键词:浮点运算协处理器
基于VMT的DDR-SDRAM控制器功能验证被引量:1
2008年
介绍了一种基于验证模型技术(VMT)的DDR-SDRAM控制器的功能验证方案。该方案完成了DDR-SDRAM控制器对DDR-SDRAM模型的读写以及AHB 2.0协议的兼容性验证。VMT的使用加快了验证平台的搭建和验证用例的编写。通过分析自动校对结果、仿真波形和覆盖率报告,实现控制器功能验证的快速收敛。FPGA原型验证进一步证明了该方案的可行性。
高夫杜学亮金西
可配置FFT/DCT协处理器及其VLSI设计
2010年
针对不同长度的FFT/DCT运算需要不同基数的碟形单元,导致性能和面积难以达到较好的平衡的问题,提出一种新的FFT/DCT实现结构.该结构中,当N为8的整数幂的FFT/DCT时,采用面积效率高的混合基-2/22/23结构,否则将混合基-2/22/23配置为基-8结构,使其与运算效率高的混合基-2/4结构组合在一起进行运算.基于此结构并结合零判决自动旁路和精度自适应控制机制,实现了一种可配置的FFT/DCT协处理器.该协处理器在UMC0.13μm工艺下综合的电路面积为148 K个门单元,工作频率为200 MHz.实验结果表明,该协处理器在不牺牲面积的前提下,明显地改善了FFT/DCT的运算性能.
杜学亮金西
关键词:可配置离散余弦变换
基于CoolRunner CPLD的MP3应用开发板的设计与实现
2005年
介绍了基于CoolRunnerCPLD设计MP3应用开发板的思路和快速实现方法,给出一个内嵌MP3主控模块的设计实例,完成了一个以MP3开发板为核心的开发系统,并对该实例的仿真和综合结果进行了验证。
高夫杜学亮金西
关键词:MP3开发板CPLD设计主控模块
基于FPGA的IP核开发板的设计及测试被引量:3
2005年
介绍一种能嵌入8051 IP核的硬件开发板的设计流程及方法。以交通灯控制器为实例,给出基于IP核的嵌入式系统开发的一种方案。该方案可以满足较复杂的IP核设计和测试需求。
杜学亮张鑫贠超金西
关键词:IP核设计嵌入式系统硬件开发
H.264变换和量化的算法优化及定制指令实现被引量:2
2009年
针对H.264基于二维离散余弦变换的整数变换和量化模块,提出一种高性能的定制指令实现方案.通过分析整数变换和量化算法的运算复杂度,采用了优化调度算法和减少关键路径运算级数的方法,以定制指令方式实现了变换和反变换、量化和反量化的算法.编解码算法均通过了功能级的码流测试,在UM C的0.13μm工艺下综合得到的电路面积为12021个逻辑门,经JVT参考测试码流的测试,表明了设计满足在200MH z主频、VGA图像分辨率下30fps的处理速度,该定制指令的实现方案兼顾了灵活性和实时性两方面的要求.
杜学亮金西
关键词:整数变换H.264定制指令
NAND flash的并行调度算法被引量:2
2010年
通过对SSTF和SCAN等磁盘调度算法的分析,根据NANDflash的存储特性以及DMA的传输特性,提出一种兼容NVMHCI协议,结合时间相邻和空间相邻的快速调度算法.通过利用FPGA上的可配置处理器核,以定制指令形式成功实现了该调度算法.算法的性能在自行设计的存储系统中得到验证,存储系统的峰值吞吐量可以达到10Gbps.与类似存储系统相比,系统的灵活性和存储性能均有大幅提高.
杜学亮金西
关键词:FLASH并行调度
基于FPGA的H.264去块滤波系统的优化设计被引量:4
2008年
提出一种H.264去块滤波系统的优化设计方法。通过合理设计流水线级数提高并行性,适当增加内部SRAM来提高系统速度和总线利用率,使用一种层次化的有限状态机设计方法,实现对数据流的精确控制并且有效降低硬件实现复杂度。基于FPGA的验证结果显示在最坏情况下滤波每个宏块平均只需220个时钟,比原有方案快10个时钟以上。
欧阳剑杜学亮
关键词:H.264标准去块滤波有限状态机
共1页<1>
聚类工具0