段营
- 作品数:4 被引量:3H指数:1
- 供职机构:上海交通大学电子信息与电气工程学院电子工程系更多>>
- 发文基金:上海市科学技术委员会资助项目国家自然科学基金更多>>
- 相关领域:电子电信更多>>
- 二阶Sigma-Delta ADC自适应量化算法及电路实现被引量:3
- 2007年
- 分析了二阶Sigma-Delta ADC(SDADC)量化反馈电平对SNR的影响,提出了自适应量化算法及其电路实现.该算法能够检测输入信号的强度、自适应调整量化反馈电平的大小,并在调制器的输出端用数字电路矫正自适应量化引入的输入信号幅度的增长.仿真结果表明,所提出的算法能同时解决由于输入信号强度的减小和量化器过载而引起的SNR下降问题,使得自适应Sig-ma-Delta ADC(ASDADC)的SNR与输入信号的强度无关,且输入动态范围扩大至满幅.
- 段营戎蒙恬刘文江
- 关键词:信噪比电路实现
- 基于光刻系统的精度增强技术
- 2005年
- 随着集成电路特征线宽的不断减小,当前的光刻系统中光的衍射和干涉等问题严重地影响了掩模图形的曝光准确性,而要解决这种问题的关键是采用RET(精度增强技术,Resolution Enhanced Technology)。本文对现有的RET方法从系统的角度进行了总结。从一个光刻系统的图形出发,介绍了目前与之相关的RET方法并对RET的发展前景作了展望。
- 段营戎蒙恬
- 关键词:光刻系统集成电路RET
- 低电压高分辨率二阶sigma-delta型ADC的研究、设计与实现
- 随着来多媒体芯片技术的发展,越来越多的模拟设计开始关注如何在音频领域实现有效的A/D转换,尤其是在音频mp3的编解码电路中,A/D作为录音的必要模块,其作用尤其重要。 过采样ADC,尤其是Sigma-Delta类型的AD...
- 段营
- 关键词:电路设计共模反馈数字滤波器
- 文献传递
- 基于锁相环的时钟相位插值电路设计与实现
- 2007年
- 千兆以太网收发器模拟前端的时钟恢复电路要求锁相环(PLL)能够提供“128相”等相位差的时钟信号。为了满足此要求,设计了一种相位插值电路,它在不增加四级VCO级数的基础上,对其输出时钟的相邻相位进行16插值。仿真结果表明,该插值电路使PLL的输出时钟相位从8相增加至128相,证明了电路的有效性。
- 段营戎蒙恬孙劲飞诸悦
- 关键词:以太网收发器时钟恢复电路锁相环压控振荡器