肖洁 作品数:14 被引量:34 H指数:4 供职机构: 东南大学 更多>> 发文基金: 国家自然科学基金 更多>> 相关领域: 电子电信 艺术 自动化与计算机技术 化学工程 更多>>
高速Berlekamp-Massey算法结构及电路实现 被引量:5 2006年 介绍了两种用于二进制BCH解码器的高速Berlekamp-Massey算法实现方案。在加入寄存器以减少关键路径的延时从而提高电路速度的基础上,一种方法是采用有限域乘法器复用的方法降低电路的复杂度;另一种方法则通过对有限域乘法器进行流水线设计,进一步提高电路的工作速度,实现超高速应用。设计中充分利用了二进制BCH码中Berlekamp-Massey算法迭代计算时修正值间隔为零的性质,用超前计算的方法减少了运算周期的增加。提出的方案可用于设计高速光通信系统的信号编解码芯片。 张军 王志功 胡庆生 肖洁关键词:光通信 BCH码 2.5Gb/s Reed-Solomon译码器的VLSI优化实现 被引量:9 2005年 研究了基于改进的欧氏算法的高速Reed-Solomon(255,239)译码器的VLSI优化实现。采用管线方式减少关键方程获取模块中的有限域乘法器数量,并对乘法器结构进行优化。同时提出了基于全局优化的公共项提取算法,并用该算法对伴随式计算模块进行优化。结果表明,与直接实现方法相比,关键方程模块的面积节省了约30%,用于伴随式计算的各单元电路面积也普遍减少20%以上。该Reed-Solomon译码器已用Synopsys综合工具综合并用TSMC0.25μm CMOS工艺实现,其端口处理速率可达2.5Gb/s。 胡庆生 王志功 张军 肖洁关键词:REED 有限域乘法器 结构优化 VLSI实现 深亚微米下ASIC后端设计及实例 被引量:4 2006年 本文通过对传统大规模集成电路设计流程的优化,得到了更适合于深亚微米工艺集成电路的后端设计流程,详细介绍了包括初步综合、自定义负载线的生成、版图规划、时钟树综合、静态时序分析等,并通过前端和后端设计的相互协作对大规模集成电路进行反复优化以实现设计更优。并基于ARTISAN标准单元库,以PLL频率综合器中可编程分频器为例,在TSMC0.18μmCMOS工艺下进行了后端设计,最后给出了可编程分频器的后仿真结果、芯片照片和测试结果,芯片内核面积1360.5μm2,测试结果表明设计符合要求。 何小虎 胡庆生 肖洁关键词:深亚微米 后端设计 宋版刻印刷对楷书发展的影响 楷书作为书法的主要书体之一,在很长的一段时间中都被当做文字信息的载体,实用性是楷书的主要特性,而宋版刻印刷的兴起削弱了楷书部分实用性,尤其从宋朝以后楷书的主要特征向艺术性倾倒,到明清时期表现尤为明显。然目前,学术界就宋版... 肖洁关键词:楷书作品 艺术特征 10Gb/s Reed-Solomon(255,239)解码器的设计 被引量:5 2005年 文章介绍10Gb/s Reed-Solomon(255,239)解码器的设计与实现。在优化解码器处理流程的基础上,通过采用4路数据复用解关键方程单元的方法,降低硬件实现的复杂度,减小芯片面积。除此之外,该解码器还具有对不可纠错码块进行判断和处理的功能。该解码器已采用Synopsys EDA工具和TSMC0.18μm CMOS工艺实现了综合。结果表明,此设计完全可以实现10Gb/s RS码的解码功能,并且实现的复杂度大大降低。 肖洁 王志功 胡庆生 张军关键词:REED 复用 ASIC 一种新型任意多模移位计数器 2005年 提出了一种新型移位计数器,用实例讨论了各种双模、多模移位计数器的设计。因为移位计数器的设计可查已有的反馈函数表达式,所以十分容易。这种新型移位计数器不仅可以用于在吞脉冲技术中提高前置分频器的工作速率,而且特别适宜在有较大延迟的反馈控制系统中使用。 沈正元 肖洁 刘永旺 王志功并行钱氏搜索电路优化及高速RS译码器设计 被引量:3 2005年 介绍用于光纤通信的速率为2.5 G b/s的高速RS(255,239)译码器设计。对输入信号中可能出现的超出译码器纠错能力的误码可进行检测判断,保证了误码不扩散。对译码器中大量使用的有限域乘法器进行了优化设计,尤其对并行钱氏搜索电路中的乘法器采用了按组优化设计方法,与直接实现方法相比,复杂度降低了45%。该RS译码器已用FPGA进行了功能验证,并用TSM C 0.18μm CM O S工艺实现,Synopsys综合后的仿真结果表明译码器电路时钟工作频率达到了330 MH z。 张军 王志功 胡庆生 肖洁关键词:前向纠错 有限域乘法器 一种制备Al-Ti-B-O系铝基原位复合材料的方法 一种制备Al-Ti-B-O系铝基原位复合材料的方法,其特征在于:将经过预处理的TiO<Sub>2</Sub>、B<Sub>2</Sub>O<Sub>3</Sub>粉末和处于近液相线温度的Al-Ti合金熔体一起加入到双螺旋... 陈刚 赵玉涛 杨睿 肖洁 倪张帝文献传递 光纤传输系统中前向纠错芯片的设计与实现 随着通信技术的发展,高速光网络传输系统得到了越来越广泛的应用。然而,在长距离传输过程中,衰减、色散、串扰对于光信号的可靠传输产生很大的影响。为了保证高速长距离光传输系统数据的可靠性,国际电信联盟(ITU)在ITU-TG.... 肖洁关键词:光纤传输 RS编码器 RS解码器 文献传递 高速并行BCH(2184,2040)编码器的VLSI优化设计 被引量:5 2006年 介绍一种实现并行BCH编码器的设计方法,并基于TSMC 0.18μm CMOS工艺设计了用于高速光通信FEC(前向纠错)级联码的并行BCH(2184,2040)编码器。采用树型结构减少逻辑层次,选择适当的共享子表达式减少逻辑门的数量,并用限制共享子表达式的最大个数和负载均衡方法降低BCH长码的扇出瓶颈影响,减少关键路径的延时,提高工作速度。优化设计的并行BCH(2184,2040)编码器可以实现2.5Gb/s的数据吞吐率。 张军 王志功 胡庆生 肖洁关键词:光通信