韦健
- 作品数:9 被引量:55H指数:5
- 供职机构:浙江大学更多>>
- 发文基金:国家自然科学基金浙江省自然科学基金高等学校骨干教师资助计划更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 低功耗双边沿触发器的逻辑设计被引量:22
- 1999年
- 本文从消除时钟信号冗余跳变而致的无效功耗的要求出发,提出双边沿触发器的设计思想与基于与非门的逻辑设计.用PSPICE程序模拟证实了该种触发器具有正确的逻辑功能,能够正常地应用于时序电路的设计,并且由于时钟工作频率减半而导致系统功耗的明显降低.
- 吴训威韦健
- 关键词:低功耗触发器逻辑设计集成电路
- 超标量、超流水线定点RISC核设计被引量:8
- 2001年
- 本文从开发指令级并行度ILP的角度出发,分析了超标量、超流水线处理器的体系结构特点,在此基础上给出了一个定点超标量RISC核设计。该设计采用Top-down设计方法,含三个流水执行单元,指令动态调度,实现非阻塞高速缓存non-blocking-caches机制。
- 韦健张明周琼芳遇岩姚庆栋
- 关键词:RISC核微处理器电路设计
- 基于门电路的无稳态触发器设计原理被引量:1
- 1998年
- 本文对基于集成门电路的无稳态触发器的设计原理进行了深入研究,提出了分别由存贮-振荡原理、稳态消除原理和石英晶体工作原理出发的各种无稳态触发器设计思想,实现了分别由一个、二个、三个反相器组成的无稳态触发器与有关的石英晶体振荡器。
- 汪鹏君韦健吴训威
- 关键词:触发器电路设计集成门电路
- CMOS电路的功耗分析及基于PSPICE模拟的功耗估计被引量:4
- 2000年
- 本文在分析传统直流供电 CMOS电路和新型交流供电 CMOS电路功耗的基础上 ,从系统电源能耗的角度出发 ,结合 CMOS单元电路的 PSPICE模拟 ,提出了手段较为简便的针对于两类电路单元的功耗估计方法 ,并具体对两个电路实例进行了功耗估计 .模拟结果能直观地反映系统内部的开关动作和能耗特性 .
- 吴训威韦健
- 关键词:功耗估计PSPICE模拟VLSICMOS电路功耗分析
- 低功耗逻辑电路设计及在RISC设计中的研究
- 随着集成电路进入深亚微米时代,功耗问题已成为超大规模集成电路设计考虑的重要因素.该文对逻辑电路层次低功耗设计、嵌入式RISC处理器设计及其低功耗研究进行了深入研究.触发器是数字电路中的重要结构单元.在传统触发器结构的基础...
- 韦健
- 关键词:低功耗设计触发器时序电路逻辑电路
- 基于模代数的三值维持阻塞触发器及其应用被引量:6
- 1999年
- 本文给出了基于模代数理论的三值维持阻塞触发器,并将其应用到时序逻辑电路设H中。由’J‘多值模代数中的两个基本运算的作用对象和运算结果均为多值信号,所以它的应用避免了以往在采用基}POOI代数的三值触发器时,由于输入、输出信号不匹配而必须增加附加编码电路的问题。设计实例表明,该触发器具会更强的逻辑功能,它使得移位寄存器类的时序电路设计得以显著简化。
- 张迎韦健吴训威
- 关键词:模代数多值逻辑锁存器触发器
- 时钟信号竞争型三值CMOS边沿触发器被引量:11
- 2000年
- 本文利用时钟信号的竞争冒险现象 ,提出了CMOS时钟信号竞争型三值D型边沿触发器的逻辑设计 .通过PSPICE程序模拟 ,证实了该设计具有正确的逻辑功能 ,而且与传统的三值D型维持阻塞触发器相比 ,它具有更简单的结构和更低的功耗 .
- 吴训威韦健汪鹏君
- 关键词:多值逻辑边沿触发器CMOS
- 超标量、超流水线定点RISC核设计
- 本文从开发指令级并行度ILP的角度出发,分析了超标量、超流水线处理器的体系结构特点,在此基础上给出了一个定点超标量RISC核设计.该设计采用Top-down设计方法,含三个流水执行单元,指令动态调度,实现non-bloc...
- 韦健周琼芳遇岩张明姚庆栋
- 关键词:超标量微处理器体系结构
- 文献传递
- 基于“一遍综合”(one-pass synthesis)的深亚微米设计测试技术
- 为了保证高的测试覆盖率,必须采用结构化的自动可测试技术.这就要求尽可能的采用同步设计并对RTL级的Verilog语言风格有相应的限制.“一遍综合”(one-pass synthesis)的测试方案把可测试性设计与逻辑综合...
- 胡海波韦健吴万里张明
- 关键词:电路测试HDTV逻辑模块
- 文献传递