您的位置: 专家智库 > >

徐庆光

作品数:8 被引量:0H指数:0
供职机构:国防科学技术大学计算机学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 5篇会议论文
  • 2篇期刊文章
  • 1篇学位论文

领域

  • 7篇自动化与计算...
  • 2篇电子电信

主题

  • 3篇噪声
  • 3篇锁存
  • 2篇定制
  • 2篇定制设计
  • 2篇噪声容限
  • 2篇SDP
  • 2篇SRAM
  • 2篇DX
  • 2篇层次式
  • 2篇存储器
  • 2篇大容量
  • 1篇端口
  • 1篇多端口
  • 1篇多端口存储器
  • 1篇移位器
  • 1篇异或门
  • 1篇噪声分析
  • 1篇数据共享
  • 1篇算术逻辑部件
  • 1篇全定制

机构

  • 8篇国防科学技术...

作者

  • 8篇徐庆光
  • 5篇温亮
  • 4篇李振涛
  • 3篇陈吉华
  • 3篇张家胜
  • 1篇刘仲
  • 1篇付志刚
  • 1篇刘尧
  • 1篇陈书明

传媒

  • 1篇计算机研究与...
  • 1篇国防科技大学...
  • 1篇第十五届计算...

年份

  • 1篇2013
  • 1篇2012
  • 4篇2011
  • 1篇2010
  • 1篇2009
8 条 记 录,以下是 1-8
排序方式:
带漏流控制的锁存式敏感放大器
在大容量SRAM存储器中,敏感放大器成为影响SRAM读出数据的关键.本文对传统锁存式敏感放大器进行研究,提出了一种65nm工艺下带漏流控制的放大器改进方法,通过在放大器中增加位线漏流控制晶体管,加快位线放电速度.实验数据...
张家胜陈吉华徐庆光温亮
关键词:功耗分析
文献传递
带漏流控制的锁存式敏感放大器
张家胜陈吉华徐庆光温亮
关键词:SRAM
65nm工艺大容量2W/8R高速SDP存储器的设计
2012年
SDP是为"飞腾-迈创"DSP在65nm工艺下设计的一个核间数据共享存储器,容量为512×32b,端口数为2W/8R.针对SDP存储器写端口数少的特点,为减小面积,采用了分为4个2W/2R存储体的实现策略.为了提高存储单元的噪声容限,设计了读写端口分离的12管2W/2R存储单元,使得读写操作的噪声容限分别达到了333mV和274.7mV.采用层次式位线技术,提高了读写操作的速度,并降低了功耗.用全定制方法完成了2W/2R存储体的版图设计,并用Encounter完成了SDP存储器的总体集成.版图后的模拟结果显示,SS条件下的最大延时为750ps,TT条件下的功耗为45.2mW@500MHz.
徐庆光温亮李振涛
关键词:多端口存储器噪声容限
带漏流控制的锁存式敏感放大器
在大容量SRAM存储器中,敏感放大器成为影响SRAM读出数据的关键。本文对传统锁存式敏感放大器进行研究,提出了一种65nm工艺下带漏流控制的放大器改进方法,通过在放大器中增加位线漏流控制晶体管,加快位线放电速度。实验数据...
张家胜陈吉华徐庆光温亮
关键词:SRAM
文献传递
YHFT-DX处理器全定制EDA技术的开发与应用
2013年
在YHFT-DX处理器的研制中,研究并实现了多项支撑全定制设计的EDA技术。针对全定制设计的功能验证,研究并实现了层次式功能模型自动提取技术,能够将晶体管级网表转化为等效的RTL级网表。研究并实现了晶体管级混合时序分析方法,可自动分析全定制设计的延时,并采用多线程并行的方法获得了约10倍左右的速度提升。为提高模拟结果分析的效率,开发了一个延时提取的工具Aimeasure。开发了两个信号完整性分析工具PNVisual和NoiseSpy,分别用于全定制设计的IR-Drop分析和噪声分析。上述技术已在YHFT-DX处理器的设计中得到了广泛应用,有效提高了全定制设计的效率与质量。
李振涛刘尧陈书明徐庆光付志刚
关键词:全定制设计噪声分析
600MHz YHFT-DX算术逻辑部件的设计与实现
YHFT-DX是一款32位高性能定点DSP,它采用超长指令字/(VLIW/)技术,一个时钟周期内可以发射8条指令。在0.13um CMOS工艺的典型条件下,CPU内核能够稳定工作在600MHz。本文深入分析了算术逻辑部件...
徐庆光
关键词:定制设计异或门
文献传递
“漏斗”移位器的设计与实现
现有的桶形移位器和对数移位器的缺点,实现了一种“漏斗”移位器结构,通过对操作数和扩展数的选择,实现左移、右移及循环移位,在延时、面积和功耗等方面得到改进.
徐庆光李振涛刘仲
关键词:移位器
65 nm工艺大容量2W/8R高速SDP存储器的设计
SDP是为“飞腾一迈创”DSP在65 nm工艺下设计的一个核间数据共享存储器,容量为512×32b,端口数为2w/8R.针对SDP存储器写端口数少的特点,为减小面积,采用了分为4个2w/2R存储体的实现策略.为了提高存储...
徐庆光温亮李振涛
关键词:噪声容限
共1页<1>
聚类工具0