您的位置: 专家智库 > >

龚锐

作品数:115 被引量:66H指数:4
供职机构:国防科学技术大学更多>>
发文基金:国家自然科学基金国家科技重大专项国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信文化科学化学工程更多>>

文献类型

  • 85篇专利
  • 19篇期刊文章
  • 9篇会议论文
  • 2篇学位论文

领域

  • 69篇自动化与计算...
  • 3篇电子电信
  • 1篇天文地球
  • 1篇化学工程
  • 1篇文化科学

主题

  • 51篇处理器
  • 19篇多核
  • 18篇网络
  • 17篇硬件
  • 15篇上网
  • 15篇片上网络
  • 14篇多核处理
  • 14篇多核处理器
  • 13篇异步
  • 12篇电路
  • 11篇微处理器
  • 10篇通信
  • 9篇软错误
  • 9篇芯片
  • 8篇请求
  • 8篇仲裁
  • 8篇状态机
  • 7篇存储器
  • 6篇硬件实现
  • 6篇中断请求

机构

  • 115篇国防科学技术...

作者

  • 115篇龚锐
  • 89篇石伟
  • 70篇王蕾
  • 42篇刘威
  • 40篇张剑锋
  • 40篇任巨
  • 38篇罗莉
  • 36篇王永文
  • 31篇周理
  • 30篇潘国腾
  • 29篇周海亮
  • 26篇郭御风
  • 23篇邓宇
  • 22篇窦强
  • 22篇张明
  • 21篇冯权友
  • 20篇王志英
  • 20篇戴葵
  • 19篇荀长庆
  • 17篇马爱永

传媒

  • 8篇计算机工程与...
  • 3篇计算机研究与...
  • 3篇国防科技大学...
  • 3篇第十七届计算...
  • 2篇计算机学报
  • 2篇微电子学与计...
  • 1篇计算机工程
  • 1篇2006年全...
  • 1篇2006中国...
  • 1篇第二届中国可...
  • 1篇第十五届计算...

年份

  • 1篇2024
  • 14篇2023
  • 15篇2022
  • 13篇2021
  • 19篇2020
  • 2篇2019
  • 2篇2017
  • 3篇2016
  • 5篇2015
  • 3篇2014
  • 9篇2013
  • 2篇2012
  • 5篇2011
  • 1篇2010
  • 6篇2009
  • 4篇2008
  • 3篇2007
  • 6篇2006
  • 2篇2005
115 条 记 录,以下是 1-10
排序方式:
标记与数据不对称的目录与高速缓存融合装置及应用方法
本发明公开了一种标记与数据不对称的目录与高速缓存融合装置及应用方法,本发明装置包括均采用组相联设计且不对称的标记阵列和数据阵列,所述标记项存储有目录项的共享列表向量以用于记录该标记项对应的数据项在上层高速缓存中的分布情况...
曾坤金辉杨乾明张剑锋邓让钰龚锐张英石伟冯全友刘威王勇厉楠张见付文文
面向高性能处理器的混合型FIFO数据存储方法及装置
本发明公开了一种面向高性能处理器的混合型FIFO数据存储方法及装置,装置包括RAM存储器、选择器、寄存器组和FIFO控制器,FIFO写数据端口分别与RAM存储器的输入端、选择器的一个输入端相连,RAM存储器输出端与选择器...
周宏伟张见曾坤杨乾明张剑锋冯权友张英王勇励楠邓让钰乔寓然龚锐石伟刘威王永文王蕾
文献传递
一种片上多核处理器Cache一致性协议验证方法、系统及介质
本发明公开了一种片上多核处理器Cache一致性协议验证方法、系统及介质,本发明方法的步骤包括:针对执行待验证Cache协议的片上多核处理器加载执行测试程序,并跟踪片上网络的Cache相关报文,并通过记录板文件记录Cach...
罗莉周理潘国腾荀长庆冯权友周海亮铁俊波欧国东王蕾龚锐石伟任巨
一种支持单根双处理器中断通信的方法和装置
本发明涉及微处理器的微体系结构设计领域,具体涉及一种支持单根双处理器中断通信的方法和装置,本发明方法包括将根处理器或者非根处理器的中断请求映射到根处理器的中断控制单元,根处理器的中断控制单元分别对中断请求解包、获取相关配...
张剑锋龚锐张英石伟任巨刘威周理铁俊波王蕾周宏伟王永文
文献传递
FT51:一种容软错误高可靠微控制器被引量:20
2007年
文中给出一种容软错误高可靠微控制器FT51.首先它具有基于异步电路的时空三模冗余结构,采用此结构可以对时序逻辑单事件翻转(SEU)和组合逻辑单事件瞬态(SET)进行防护.所有的片内存储器采用Hamming编码进行防护.针对现有控制流检测的不足,该设计采用了软硬件结合的控制流检测与恢复机制.FT51在HJTC0.25μm工艺下进行了实现,与未经加固的版本相比,其额外的面积开销为80.6%,额外的性能开销为19%~133%.文中还提出了一种微处理器可靠性评估框架,在此框架下通过模拟和理论推导证明:典型情况下FT51的故障检出和屏蔽率为99.73%.
龚锐陈微刘芳戴葵王志英
关键词:微控制器软错误控制流检测
多核微处理器容软错误设计关键技术研究
微处理器受到高能粒子轰击或噪声干扰等恶劣环境的影响,将发生瞬态故障。这些瞬态故障可能引起软错误(Soft Error),甚至失效,这将对微处理器的可靠性产生较大的影响。随着集成电路制造工艺的进步,单片上能够集成的晶体管数...
龚锐
关键词:多核微处理器控制流检测可靠性评估
用于多核处理器的硬件锁实现方法及装置
本发明公开了一种用于多核处理器的硬件锁实现方法及装置,方法步骤如下:1)建立与处理器核一一对应的锁请求队列,初始化设置各个锁请求队列的权值,所述锁请求队列按照先入先出的原则分别缓存各处理器核发送的硬件锁访问请求;2)选择...
任巨张明龚锐邓宇石伟郭御风窦强罗莉马爱永王永文
文献传递
CPU和GPU共享片上高速缓存的方法及装置
本发明公开了一种CPU和GPU共享片上高速缓存的方法及装置,方法步骤如下:分类缓存来自CPU/GPU的访存请求;针对缓存的不同类型的访存请求进行仲裁;执行访存请求,且在执行CPU的访存请求时将访存请求的读写数据经过高速缓...
石伟邓宇郭御风龚锐任巨张明马爱永高正坤窦强童元满
文献传递
一种面向IO Die的敏捷验证方法
2023年
IO Die可以用做IO扩展芯片,也可作为芯粒(chiplet)复用于多个项目。提出一种面向IO Die的敏捷验证方法,验证平台包括子系统级、簇级、全片级3个层次,可实现测试激励的跨层次复用;针对各验证层次的测试激励的自动生成方式进行优化,分别采用覆盖率驱动、可配置约束产生、多目标优化策略,提高测试激励的生成效率。实验结果表明,该方法在保证效率和可靠性的前提下,可以降低验证成本,缩短验证时间,快速获得已知合格裸片KGD。
罗莉石伟何鸿君潘国腾王蕾龚锐
关键词:多目标优化
一种多PCIE端口的MSI中断过滤装置
本发明公开了一种多PCIE端口的MSI中断过滤装置,包括维序模块单元和协议转换模块,维序模块单元的维序模块包括从地址缓冲、MSI地址域匹配逻辑、边带缓冲、主地址缓冲、从数据缓冲、MSI数据缓冲、主数据缓冲、数据选择器、从...
刘威龚锐石伟周宏伟张剑锋任巨杨乾明张见王永文
文献传递
共12页<12345678910>
聚类工具0