您的位置: 专家智库 > >

史赟

作品数:5 被引量:31H指数:2
供职机构:中北大学电子与计算机科学技术学院电子测试技术国家重点实验室更多>>
发文基金:国家自然科学基金微小型高速运动体的激光主动制导与探测技术研究更多>>
相关领域:自动化与计算机技术电子电信航空宇航科学技术更多>>

文献类型

  • 4篇期刊文章
  • 1篇学位论文

领域

  • 2篇电子电信
  • 2篇自动化与计算...
  • 1篇航空宇航科学...

主题

  • 2篇信号
  • 2篇信号源
  • 2篇数据采集
  • 2篇FPGA
  • 1篇电路
  • 1篇多路
  • 1篇多通道
  • 1篇运放
  • 1篇阵列
  • 1篇容性负载
  • 1篇数据转发
  • 1篇随机存储器
  • 1篇通信
  • 1篇乒乓缓存
  • 1篇总线
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇脉冲
  • 1篇门阵列
  • 1篇接口

机构

  • 5篇中北大学

作者

  • 5篇史赟
  • 3篇任勇峰
  • 3篇郑永秋
  • 2篇李圣昆
  • 1篇焦新泉
  • 1篇刘东海
  • 1篇王强

传媒

  • 1篇电测与仪表
  • 1篇自动化仪表
  • 1篇计算机测量与...
  • 1篇重庆邮电大学...

年份

  • 3篇2012
  • 2篇2011
5 条 记 录,以下是 1-5
排序方式:
飞行参数测量装置的研究及实现
飞行器测试设备的设计水平在很大程度上影响着飞行器的测试进程和试验周期。飞行器测试设备完成对飞行器飞行时的全面测试,其性能直接影响到测试结果的精确性和研发准备时间,因此飞行器测试设备对飞行器的研制、分析各项性能等具有重要意...
史赟
关键词:FPGARS485数据转发信号源
文献传递
引入SRAM的三级缓存技术在高速通信中的应用
2012年
在高速通信过程中,数据处理系统通常需要数据缓存来实时存储收到的数据。利用现场可编程门阵列(field programmable gate array,FPGA)内部资源构建的先进先出(first in first out,FIFO),其容量有限,在数据通信过程中由于读写速度不匹配而导致FIFO溢出,从而出现丢数现象。为此设计并实现了一种三级缓存结构,在FPGA外部引入1 MByte容量的静态随机存储器(static random access memory,SRAM)作为中间级缓存,输入级和输出级缓存为FPGA内部的FIFO,FPGA控制数据的传输和对SRAM的读写操作。采用三级缓存技术,简化了硬件复杂度,提高了设计的可实现性,经多次测试表明,本技术稳定可靠。
史赟郑永秋任勇峰
关键词:静态随机存储器
高速脉冲信号源的设计与实现被引量:4
2011年
高速脉冲信号源是数据采集系统的重要组成部分,常用于系统的自检与测试中。根据实际要求,提出了高速运放调理和高速电子开关两种方案。分别对高速运放、信号幅值调理、驱动电路和高速电子开关的选择进行了研究,给出了具体的硬件电路设计。并结合相关理论,分析了信号在传输过程中出现的反射现象,提出了符合要求的解决方案。此高速脉冲信号源已成功应用于某采集设备的自检和测试中,效果良好。
史赟任勇峰焦新泉王强
关键词:脉冲信号源FPGA数据采集
一种多路车载信息传感器数据的传输设计被引量:1
2012年
为实时接收和记录多路车载信息传感器的数据,设计了以C8051F060单片机为核心控制器,TJA1050为外围CAN驱动器的多路CAN总线数据(包括温度、湿度、压力)接收电路,并通过SPI接口将数据传输到上位机;在程序设计上,给出了在开辟二级缓存下的可变长度帧结构的传输设计;测试表明,该设计对10路CAN总线数据以500k的速率进行传输,工作稳定、可靠,数据接收正确,可变长度帧结构编码无误,实现了多路CAN总线数据的接收、编帧和传输。
李圣昆郑永秋史赟刘东海
关键词:CAN总线C8051F060SPI接口乒乓缓存
多通道高精度数据采集电路的设计与实践被引量:25
2011年
本文结合实际应用工程,给出了多通道高精度数据采集电路的硬件设计和控制时序的设计。将理论计算和实践相结合,详细介绍了信号采集电路的设计,采用模拟开关进行通道的切换,对运放的输出稳定性进行了分析和验证;采用FPGA作为逻辑控制器,给出了程序设计流程和控制时序,并结合大量实验,给出了AD7667驱动运放的最优设计。测试表明,该整体设计实现了对72路模拟信号的高精度(0.1%)采集和编码,满足了工程实际需求,并已应用到实际环境中的参数采集。
郑永秋史赟李圣昆任勇峰
关键词:数据采集容性负载运放
共1页<1>
聚类工具0