您的位置: 专家智库 > >

李夏禹

作品数:15 被引量:0H指数:0
供职机构:北京大学更多>>
相关领域:电子电信自动化与计算机技术文化科学更多>>

文献类型

  • 13篇专利
  • 1篇期刊文章
  • 1篇学位论文

领域

  • 4篇电子电信
  • 2篇自动化与计算...
  • 1篇文化科学

主题

  • 12篇电路
  • 11篇集成电路
  • 10篇电路技术
  • 10篇集成电路技术
  • 7篇反相器
  • 5篇预充
  • 5篇功耗
  • 4篇全加器
  • 4篇触发器
  • 3篇低功耗
  • 3篇转换器
  • 3篇乘法器
  • 2篇电路功耗
  • 2篇信号
  • 2篇阵列乘法器
  • 2篇时钟
  • 2篇输出信号
  • 2篇数据信号
  • 2篇随机存储器
  • 2篇锁存

机构

  • 15篇北京大学

作者

  • 15篇李夏禹
  • 13篇贾嵩
  • 12篇刘俐敏
  • 3篇张钢刚
  • 3篇王源
  • 1篇刘黎
  • 1篇李涛

传媒

  • 1篇北京大学学报...

年份

  • 4篇2014
  • 2篇2013
  • 7篇2012
  • 2篇2011
15 条 记 录,以下是 1-10
排序方式:
低电压静态随机存储器单元、存储器和写操作方法
本发明公开了一种低电压静态随机存储器单元、存储器和写操作方法,涉及存储器领域。该低电压静态随机存储器单元包括写字线、读位线、读字线、第一写位线、第二写位线、NMOS管mn0~mn3、PMOS管mp0、反相器inv1~in...
贾嵩刘俐敏李夏禹王源张钢刚
文献传递
条件预充的基于灵敏放大器的触发器
本发明公开了一种条件预充的基于灵敏放大器的触发器,涉及集成电路技术领域。包括基于灵敏放大器的触发器SAFF,所述SAFF还包括:第七NMOS管MN7和第八NMOS管MN8组成的同或门,该同或门的输出信号节点为X;第五PM...
贾嵩李夏禹刘俐敏
基于延迟的双轨预充逻辑输出转换器
本发明涉及集成电路技术领域,公开了一种基于延迟的双轨预充逻辑输出转换器,包括5个PMOS管P1~P5,4个NMOS管N1~N4,以及2个反相器F1~F2。其实现DDPL到CMOS转换的功能,结构简单,数据路径也不长,更重...
贾嵩李夏禹刘俐敏
文献传递
CMOS全加器及其方法
本发明公开了一种CMOS全加器及其方法,涉及集成电路技术领域,所述CMOS全加器包括串联的进位输出电路和本位和输出电路;所述进位输出电路包括:反相器以及并联的电路P1和电路N1;所述电路P1和所述电路N1分别连接所述反相...
贾嵩李夏禹刘俐敏
文献传递
进位保留乘法器
本发明公开了一种进位保留乘法器,涉及集成电路技术领域,通过对传统进位保留乘法器的分析,发现阵列中两个特殊位置的全加器可以进行逻辑上的化简,进而可以在降低乘法器面积的同时,让速度和功耗都得到优化。另外考虑到产生部分积的与门...
贾嵩李夏禹刘俐敏
文献传递
进位保留乘法器
本发明公开了一种进位保留乘法器,涉及集成电路技术领域,通过对传统进位保留乘法器的分析,发现阵列中两个特殊位置的全加器可以进行逻辑上的化简,进而可以在降低乘法器面积的同时,让速度和功耗都得到优化。另外考虑到产生部分积的与门...
贾嵩李夏禹刘俐敏
基于延迟的双轨预充逻辑输入转换器
本发明涉及集成电路技术领域,公开了一种基于延迟的双轨预充逻辑输入转换器,其在传统动态反相器电路的基础上增加了4个分别由时钟信号CLK和时钟的延迟Δ得到的信号CKD控制的PMOS管,用来在求值阶段到来Δ时间后,对节点M和N...
贾嵩李夏禹刘俐敏
数字模块电路新结构设计研究
随着加工工艺进入深亚微米,组成SOC系统的模块电路的速度和功耗直接影响着数字集成电路的性能。本文针对数字电路中的关键模块电路开展了新型电路结构研究,目的是对电路的速度和功耗进行优化,满足SOC设计要求。本文研究的模块电路...
李夏禹
关键词:触发器数字集成电路低功耗设计
基于延迟的双轨预充逻辑输入转换器
本发明涉及集成电路技术领域,公开了一种基于延迟的双轨预充逻辑输入转换器,其在传统动态反相器电路的基础上增加了4个分别由时钟信号CLK和时钟的延迟Δ得到的信号CKD控制的PMOS管,用来在求值阶段到来Δ时间后,对节点M和N...
贾嵩李夏禹刘俐敏
文献传递
低电压静态随机存储器单元、存储器和写操作方法
本发明公开了一种低电压静态随机存储器单元、存储器和写操作方法,涉及存储器领域。该低电压静态随机存储器单元包括写字线、读位线、读字线、第一写位线、第二写位线、NMOS管mn0~mn3、PMOS管mp0、反相器inv1~in...
贾嵩刘俐敏李夏禹王源张钢刚
共2页<12>
聚类工具0