您的位置: 专家智库 > >

杨海钢

作品数:368 被引量:505H指数:7
供职机构:中国科学院电子学研究所更多>>
发文基金:国家自然科学基金国家高技术研究发展计划国家重点基础研究发展计划更多>>
相关领域:电子电信自动化与计算机技术电气工程一般工业技术更多>>

文献类型

  • 209篇专利
  • 145篇期刊文章
  • 14篇会议论文

领域

  • 140篇电子电信
  • 42篇自动化与计算...
  • 6篇电气工程
  • 2篇一般工业技术
  • 2篇文化科学
  • 1篇交通运输工程

主题

  • 119篇电路
  • 43篇FPGA
  • 36篇信号
  • 32篇阵列
  • 28篇功耗
  • 27篇延时
  • 27篇编程
  • 26篇现场可编程
  • 26篇门阵列
  • 26篇可编程门阵列
  • 25篇芯片
  • 24篇集成电路
  • 24篇传感
  • 23篇现场可编程门...
  • 22篇感器
  • 22篇传感器
  • 21篇放大器
  • 20篇可编程逻辑
  • 16篇电压
  • 14篇增益

机构

  • 368篇中国科学院电...
  • 67篇中国科学院大...
  • 53篇中国科学院研...
  • 8篇宁波大学
  • 8篇中国科学院
  • 2篇中国电子科技...
  • 2篇华盛顿大学
  • 2篇中芯国际集成...
  • 2篇龙芯中科技术...
  • 1篇北京工商大学
  • 1篇北京科技大学
  • 1篇西安微电子技...
  • 1篇纽约州立大学
  • 1篇西安电子科技...
  • 1篇中国电子科技...
  • 1篇中国电子科技...
  • 1篇城市大学

作者

  • 368篇杨海钢
  • 59篇尹韬
  • 38篇李威
  • 36篇林郁
  • 34篇蔡刚
  • 31篇韦援丰
  • 30篇黄志洪
  • 27篇刘飞
  • 24篇秋小强
  • 24篇高同强
  • 22篇李天文
  • 22篇王飞
  • 20篇吴其松
  • 19篇朱文锐
  • 18篇魏金宝
  • 17篇屈小钢
  • 17篇崔秀海
  • 17篇杨立群
  • 16篇程小燕
  • 16篇陈柱佳

传媒

  • 40篇电子与信息学...
  • 22篇微电子学
  • 22篇太赫兹科学与...
  • 13篇微电子学与计...
  • 9篇计算机辅助设...
  • 8篇电子器件
  • 7篇中国科学院研...
  • 4篇Journa...
  • 4篇计算机应用研...
  • 3篇第九届全国敏...
  • 3篇中国电子学会...
  • 2篇半导体技术
  • 2篇电子学报
  • 2篇纳米技术与精...
  • 1篇仪器仪表学报
  • 1篇电子技术应用
  • 1篇中国机械工程
  • 1篇国防科技大学...
  • 1篇国外电子测量...
  • 1篇仪表技术与传...

年份

  • 2篇2023
  • 2篇2021
  • 3篇2020
  • 14篇2019
  • 22篇2018
  • 37篇2017
  • 39篇2016
  • 43篇2015
  • 41篇2014
  • 35篇2013
  • 26篇2012
  • 16篇2011
  • 30篇2010
  • 15篇2009
  • 15篇2008
  • 14篇2007
  • 7篇2006
  • 7篇2005
368 条 记 录,以下是 1-10
排序方式:
适用于国家标准的电子收费系统唤醒电路
本发明公开了一种适用于国家标准的电子收费系统唤醒电路,涉及集成电路技术,其包括:一放大电路与检波器输出相连,用以把检波器的输入信号进行预放大后,输出给数字处理模块;一振荡器用以产生时钟信号输出给数字处理模块;一基准源电路...
朱文锐杨海钢支天张丹丹程小燕
快速稳定的互补金属氧化物半导体恒电位仪电路
一种快速稳定的互补金属氧化物半导体(CMOS)恒电位仪电路,涉及生化传感器技术,包括运算放大器、偏置电源、两个微电极和NMOS管,一个单刀双掷开关、一个稳压电容以及一个控制开关状态的数字逻辑电路,其中,偏置电源的正端和传...
杨海钢李策
文献传递
一种用于数字集成系统的新型CMOS三态缓冲器的设计被引量:1
2007年
三态逻辑电路已被广泛应用于VLSI数字集成系统中.现在也有很多种实现三态逻辑的方法,但它们要么输出驱动能力不足够强要么占有较大的器件面积.在研究传统三态缓冲器的基础上设计了一种新型的三态缓冲器,据我们所知,这是使用晶体管数目最少的一种三态缓冲器结构.通过SPICE仿真实验表明,所设计的三态缓冲器与传统三态缓冲器相比具有更优的面积-延时积特性和更低的静态功耗.
彭科杨海钢
关键词:VLSICMOS
用于FPGA的嵌入式浮点型DSP硬核结构
本公开提供了一种用于FPGA的嵌入式浮点型DSP硬核结构,包括:第一输入单元,由输入寄存器组和浮点数乘法专用前加器构成,通过相对应的配置位,对输入数据进行输入寄存或者旁路选择;乘法器单元,连接到所述第一输入单元,接收前级...
赵赫杨海钢黄志洪魏星李小龙
文献传递
偶数级差分环形振荡器的稳定平衡态分析被引量:4
2011年
与具有奇数增益级的差分环形振荡器不同,偶数级振荡器除了具有能够起振的非稳定平衡态,还有可能在起振前处于一种稳定平衡状态从而使电路锁定不能起振。该文主要分析了这种稳定平衡状态存在的原理,同时为了避免振荡器设计中的这种风险,提出了一种振荡器起振电路,使得电路在起振前处于接近非稳定平衡态的状态,从而能够快速起振。在0.13μm 1P8M标准CMOS工艺下流片实现的4级差分环形压控振荡器(VCO)及其改进版本很好地验证了该文提出的理论和解决方法。经测试发现,第1款不带起振电路的4级VCO芯片锁定于稳定平衡态,不能起振;两种改进版本3级VCO和带起振电路的4级VCO都能够正常输出振荡信号。
张辉杨海钢周发标刘飞高同强
关键词:环形振荡器压控振荡器起振
面向eFPGA的拼接式布线资源建模方法
2020年
嵌入式可编程门阵列核(eFPGA)在定制过程中的每一次迭代,都需要在新生成的布线资源图(RRG)上进行布线,进而完成该次迭代对面积/时序等参数的评估。传统的eFPGA RRG建图方法,在每次评估迭代时都需要重新生成全芯片的结构描述并在其基础上建立布线边和布线点,建图问题复杂度随芯片规模线性增大,很容易达到性能瓶颈。为了应对上述挑战,首先针对复用单元类型建立其RRG模型以及互连关系模型,然后采用一种根据资源排布关系,以动态拼接方式即时生成不同待评估阵列规模RRG的方法。实验证明,其相较于传统方法,在复用单元类型库不变的eFPGA评估过程中,依赖更小且近乎不变的数据库,建图总时间降低了约84%,内存峰值占用平均降低了约64%,从而提高了eFPGA的评估效率。
涂开辉王鑫楠黄志洪杨海钢
关键词:布线
一种用于传输管选择器的电平恢复器
本发明公开了一种用于传输管选择器的电平恢复器,涉及集成电路技术,当选择器由一级或N级NMOS传输管组成时,电平恢复器由一个NMOS管和一个PMOS管组成,PMOS管的漏极接在选择器输出端,源级接电源端vdd,NMOS管的...
王一杨海钢孙嘉斌
文献传递
ISFET生化微传感器与读取电路的单芯片集成研究
本文主要讨论pH-ISFET(IonSensitiveFieldEffectTransistor)和传感信号检测电路通过标准的CMOS工艺集成,其为目前的一个研究焦点.ISFET微传感器能检测多项生化指标,它是通过ISF...
魏金宝杨海钢孙红光蔺增金夏善红
关键词:ISFET
文献传递
抗单粒子翻转的加固SRAM电路
本发明提供了抗单粒子翻转的加固SRAM电路。该加固SRAM电路包括:读写模块、隔离模块、上拉模块和下拉模块。读写模块,用于在字线信号WL为高电平时,对第三节点n3和第四节点n4的数据读出/写入。隔离模块包括:第一隔离单元...
杨海钢李天文蔡刚
文献传递
一种时间数字转换器
本发明提供了一种时间数字转换器,所述的转换器包含粗检测电路、接口电路和细检测电路,其中:粗检测电路通过将延迟线设计成环状,且其中的裁决单元复用做延迟单元,同时借助于计数器,最终实现了大输入范围的时间数字转换;接口电路用于...
王新刚杨海钢
文献传递
共37页<12345678910>
聚类工具0