您的位置: 专家智库 > >

王观凤

作品数:9 被引量:30H指数:4
供职机构:中南民族大学电子信息工程学院更多>>
发文基金:国家民委科研基金更多>>
相关领域:自动化与计算机技术电子电信电气工程更多>>

文献类型

  • 9篇中文期刊文章

领域

  • 7篇自动化与计算...
  • 1篇电子电信
  • 1篇电气工程

主题

  • 4篇加法器
  • 4篇超前进位加法...
  • 3篇电子设计
  • 3篇电子设计自动...
  • 3篇设计自动化
  • 2篇优化设计
  • 2篇设计环境
  • 2篇CLA
  • 2篇HDPLD
  • 1篇电气
  • 1篇电气测量
  • 1篇对称负载
  • 1篇选型分析
  • 1篇硬件
  • 1篇硬件描述语言
  • 1篇有功
  • 1篇有功功率
  • 1篇三相功率
  • 1篇无功
  • 1篇无功功率

机构

  • 9篇中南民族大学

作者

  • 9篇王礼平
  • 9篇王观凤

传媒

  • 6篇中南民族大学...
  • 1篇武汉理工大学...
  • 1篇华中科技大学...
  • 1篇微电子学与计...

年份

  • 1篇2005
  • 5篇2004
  • 1篇2003
  • 2篇2002
9 条 记 录,以下是 1-9
排序方式:
超前进位加法器基本单元电路及其组合方案的优化设计被引量:7
2004年
从体现资源 (面积 )、速度、功耗的各个方面分析了超前进位加法器进位传输函数的 2种定义和基本单元电路及其 3种组合方案 .完成了基本单元电路及其组合方案的优化设计并给出了组合电路的一些优化方法 .
王礼平王观凤
关键词:超前进位加法器优化设计
超前进位加法器的延迟时间公式与优化设计被引量:9
2004年
从门电路标准延迟模型出发 ,在超前进位加法器单元电路优化的基础上 ,给出了超前进位加法器延迟时间公式 ,阐明了公式中各项的意义 .推导出模块延迟时间公式、最大级联数 Km( max) 、最优分组方案等重要结果 .并与功耗、面积约束一起 ,归纳出超前进位加法器的优化设计规则 .
王礼平王观凤
关键词:超前进位加法器优化设计
电子设计自动化软件工具的选型分析
2004年
介绍了 EDA工具的主要类型、来源、获取方式 ,明确地指出了设计工程目标决定设计流程 ,应用领域、设计流程和评价标准决定 EDA工具的选型 ,进而提出了 EDA工具的选型要点 ,为不同设计工程目标用户提供了选型的方法、依据和建议 .
王礼平王观凤
关键词:EDA工具设计环境选型分析
三相功率及测量方法被引量:3
2002年
在正弦交流电路功率及测量方法的基础上 ,阐述了三相功率定义以及三相负载的不同接法下符合定义的测量方法 ,明确指出了符合定义的测量法在三线制中存在接入困难且不是采用仪表数量最少的测量方法 .进而在更普遍的条件下系统地论证了三相功率的实际测量法与符合定义的测量法之间的等价性 ,并总结了三瓦特表法、二瓦特表法和一瓦特表法的应用条件和范围 .
王礼平王观凤
关键词:三相功率测量方法对称负载电气测量有功功率无功功率
VHDL与仿真工具的应用被引量:4
2002年
介绍了国际标准硬件描述语言 VHDL 的特点和 VHDL 模拟仿真软件 Active- VHDL3.2的功能、特点及相关功能的应用 ,给出了数字电路仿真时 6类激励信号源与参数的设置 ,并采用 3种不同的信号激励设置方法 ,结合具体实例 ,进行了仿真 .
王观凤王礼平
关键词:VHDL仿真工具激励源硬件描述语言HDPLD电子设计自动化
PLD设计工具综合评价标准的建立被引量:1
2004年
为选择优秀的 PL D设计工具 ,构造适宜的集成设计环境 ,以缩短设计周期 ,提高设计质量 ,提出了 PL D设计工具的综合评价标准 .该标准是根据相关标准和 PL D设计工具的个性建立的 ,包括质量评价标准、标准化程度、先进性和智能性、性价比等 4个不同的方面 .该标准为用户选择 PL
王礼平王观凤
关键词:设计环境
HDPLD设计工具及功能分析被引量:3
2003年
分析了 2个不同来源的 HDPL D设计工具的优势 ,介绍了主要 PL D制造厂商的开发系统和 Viewlogic PC版本的 Workview Office设计环境以及部分常用的第 3方优秀单点工具 .结合设计流程 ,从设计工具及功能层面分析和阐述了电子设计自动化的设计环境 .指出了随标准化的进程 。
王礼平王观凤
关键词:HDPLD高密度可编程逻辑器件电子设计自动化EDA
顶层进位级联CLA的算法与设计规则被引量:6
2004年
提出了一种新型加法器结构———顶层进位级联超前进位加法器 ,该结构将超前进位加法器 (CLA)底层进位改为顶层超前进位单元进位 .给出了顶层进位级联超前进位加法器延迟时间公式 .推导出该结构模块延迟时间公式、最大级联数Km(max) 、最优分组方案等重要结果 。
王礼平王观凤
关键词:超前进位加法器
超前进位加法器混合模块延迟公式及优化序列被引量:4
2005年
为扩展操作位数提出了一种更具普遍性的长加法器结构──混合模块级联超前进位加法器。在超前进位加法器(CLA)单元电路优化和门电路标准延迟模型的基础上,由进位关键路径推导出混合模块级联CLA的模块延迟时间公式,阐明了公式中各项的意义。作为特例,自然地导出了相同模块级联CLA的模块延迟时间公式。并得出和证明了按模块层数递增级联序列是混合模块级联CLA各序列中延迟时间最短、资源(面积)占用与功耗不变的速度优化序列。这一结论成为优化设计的一个设计规则。还给出了级联序列数的公式和应用实例。
王礼平王观凤
共1页<1>
聚类工具0