您的位置: 专家智库 > >

陈旭昀

作品数:15 被引量:24H指数:3
供职机构:复旦大学信息科学与工程学院专用集成电路与系统国家重点实验室更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术电气工程更多>>

文献类型

  • 14篇期刊文章
  • 1篇学位论文

领域

  • 12篇电子电信
  • 2篇电气工程
  • 2篇自动化与计算...

主题

  • 8篇VLSI
  • 5篇电路
  • 4篇集成电路
  • 3篇矢量
  • 3篇矢量量化
  • 3篇图象
  • 3篇图象编码
  • 3篇专用集成电路
  • 2篇视频解码
  • 2篇视频解码器
  • 2篇图像
  • 2篇图像编码
  • 2篇解码
  • 2篇解码器
  • 2篇VLSI结构
  • 2篇VLSI设计
  • 2篇VLSI实现
  • 2篇MPEG2
  • 2篇处理器
  • 1篇电路设计

机构

  • 15篇复旦大学

作者

  • 15篇陈旭昀
  • 10篇周汀
  • 8篇章倩苓
  • 7篇闵昊
  • 2篇郑金山
  • 2篇李蔚
  • 1篇何寅
  • 1篇程君侠
  • 1篇丁保延
  • 1篇杜晓刚
  • 1篇李蔚
  • 1篇郑增钰
  • 1篇姜建东
  • 1篇苏腾
  • 1篇周晓方
  • 1篇苏腾

传媒

  • 4篇微电子学
  • 2篇系统工程与电...
  • 2篇Journa...
  • 2篇电子学报
  • 1篇半导体技术
  • 1篇计算机学报
  • 1篇固体电子学研...
  • 1篇自然科学进展...

年份

  • 3篇2000
  • 1篇1999
  • 1篇1998
  • 5篇1997
  • 5篇1996
15 条 记 录,以下是 1-10
排序方式:
一种高速CMOS SRAM读出灵敏放大器的设计被引量:1
1996年
提出了一种CMOSSRAM读出灵敏放大器的新结构。该放大器同传统的PMOS电流镜放大器和PMOS交叉耦合放大器相比,具有速度快、增益大、功耗小等特点,可广泛应用于SRAM的设计中。最后,用HSPICE的仿真结果证明了该设计的正确性及其优点。
苏腾陈旭昀李蔚
关键词:VLSISRAMIC灵敏放大器
自定时电路设计技术
1996年
简要介绍了自定时电路设计技术的特点及一些关键原理。该技术将成为未来推动数字集成电路性能和集成度提高的重要手段之一。
陈旭昀苏腾李蔚
关键词:数字集成电路
一种矢量编码器的VLSI结构被引量:4
1998年
我们提出了一种基于最小绝对值误差测试(MMAE)矢量编码器的VLSI结构.这一结构采用了误差测度的和值不等式判据、预排序的码书和最近邻搜索算法,并采用二分搜索方法和特殊的误差测度计算及比较结构,大大降低了系统的实现规模,同时采用并行流水线等设计技术,可以获得每8个时钟周期编码一个矢量的处理速度,整个系统采用硬件描述语言VHDL在Synopsys系统中进行了设计验证和综合.
周汀陈旭昀章倩苓李蔚
关键词:图像编码矢量量化VLSI
一种MPEG2视频解码器的系统设计被引量:2
2000年
对于设计像 MPEG2视频解码器的复杂系统 ,关键的难点是其系统结构的设计。文中设计了一种适合 VL SI实现的 MPEG2解码器的系统结构。它支持 MPEG2 (MP@ML)码流 ,并且兼容 MPEG1码流。为了设计和优化这个结构 ,采用硬件描述语言 VHDL 设计了系统级的 MPEG2视频解码器。此解码器在 Viewlogic系统中进行了模拟 ,并且对一些码流进行了测试验证。
陈旭昀郑金山周汀章倩苓
关键词:视频解码器VLSI系统设计
离散小波变换的VLSI设计被引量:1
1997年
在本文中,我们提出了一种离散小波变换(DWT)及其逆变换(IDWT)的VLSI结构,这一结构利用DWT/IDWT的结构和数值特性大大降低了系统的实现规模,同时由于采用了并行流水线和平衡数据通道等技术,可以获得每个时钟两个数据的处理速度和五个时钟节拍的流水线时延.基于硬件描述语言VHDL的模拟和综合结果表明,采用1.5μmCMOS工艺时,电路的规模为5058单元面积,在最坏情况下,最高时钟频率约可达55MHz,数据处理速度达到110Mpoints/s.
周汀陈旭昀章情苓闵昊
关键词:VLSI小波变换
二维DwT/IDWT处理器的VLSI设计被引量:3
1997年
在本文中,我们设计了基于多分辨分析,适合于硬件实现的二维DWT和IDWT实时系统.采用了top-down的VLSI设计方法,用硬件描述语言VHDL,在Synopsys系统中进行了验证和综合.综合结果表明:系统的规模为7140单元面积,对于四层二维小波变换,数据处理速度约可达到4Mpixel/s.
陈旭昀周汀闵昊章倩苓
关键词:图象编码DWTVLSI
基于RISC的16位嵌入式CPU的设计被引量:5
2000年
介绍了一个嵌入式RISC型CPU。该CPU采用哈佛结构、4级指令流水线、20位指令字长和16位数据字长,并设置了用于片内外部寄存器的高速接口。设计中采用Bypass技术解决了数据相关问题,开发了高效的结构化编程语言和相应的编译器。
何寅陈旭昀杜晓刚周汀程君侠
关键词:专用集成电路嵌入式RISCCPU
图像编码系统VLSI实现的模拟平台设计被引量:1
1996年
在本文中,我们介绍了一种用于图像编码系统VLSI实现的模拟平台的设计方法。通过采用这一方法设计的模拟平台,VLSI系统设计者可以获得直观的结果显示,从而为实时图像编码系统的VLSI实现提供有效的模拟手段。这一模拟平台的设计方法在二维离散子波变换模块的设计中得到了应用,并且这一方法还可以进一步推广用于各种实时DSP系统的VLSI设计之中。
周汀陈旭昀闵昊章倩苓
关键词:图像编码VLSI模拟平台
MPEG专用IDCT处理器的优化设计被引量:2
2000年
二维离散余弦逆变换 ( Inverse Discrete Cosine Transform,IDCT)是运动图象专家组( Moving Picture Expert Group,MPEG)视频解码器的重要模块之一 .提出了一种优化的二维IDCT超大规模集成电路 ( Very Large Scale Integrated Circuit,VLSI)实现结构 .利用 IDCT的矩阵乘法中固定系数的内在特点 ,采用公用表达式的方法 ,降低 IDCT实现规模 ,提高了电路的速度 .采用了 0 .6μm CMOS电路工艺 ,芯片面积约为 3.5mm× 3.5mm,速度可达 1 0 0
陈旭昀郑金山周汀章倩苓
关键词:优化设计
适合于MPEG2的视频解码器结构及实现研究
该论文的目的主要是针对MPEG2算法,研究其相应的VLSI结构及电路设计.该论文对MPEG2视频解码器的系统结构进行了优化设计,研究了实现解码器各个子模块的新结构和新方法,并在此基础上设计并验证了一些相关的子模块电路.
陈旭昀
关键词:VLSI结构电路设计视频解码器系统结构模块电路
文献传递
共2页<12>
聚类工具0