您的位置: 专家智库 > >

梁峰

作品数:76 被引量:157H指数:7
供职机构:西安交通大学更多>>
发文基金:国家自然科学基金陕西省自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信经济管理文化科学更多>>

文献类型

  • 35篇期刊文章
  • 34篇专利
  • 4篇学位论文
  • 2篇会议论文
  • 1篇科技成果

领域

  • 33篇自动化与计算...
  • 22篇电子电信
  • 4篇经济管理
  • 3篇文化科学
  • 2篇医药卫生
  • 1篇电气工程
  • 1篇航空宇航科学...

主题

  • 17篇电路
  • 13篇浮点
  • 9篇网络
  • 9篇处理器
  • 8篇图像
  • 8篇卷积
  • 7篇低功耗
  • 7篇硬件
  • 7篇功耗
  • 6篇神经网
  • 6篇神经网络
  • 6篇自测试
  • 6篇内建自测试
  • 6篇浮点数
  • 6篇编码电路
  • 6篇补码
  • 6篇乘法器
  • 5篇阵列
  • 5篇卷积神经网络
  • 5篇集成电路

机构

  • 76篇西安交通大学
  • 1篇西安空间无线...
  • 1篇中国航天科技...
  • 1篇中国电子科技...
  • 1篇西安交通大学...

作者

  • 76篇梁峰
  • 30篇张国和
  • 18篇雷绍充
  • 8篇梁晋
  • 8篇邵志标
  • 8篇张洁
  • 7篇吴斌
  • 7篇李冰
  • 5篇郑南宁
  • 4篇刘泽叶
  • 4篇高振华
  • 4篇李琪
  • 3篇黄凯
  • 3篇曹琪
  • 3篇苏亚丽
  • 3篇王震
  • 3篇王烨
  • 3篇孙海珺
  • 3篇张光烈
  • 2篇陈晨

传媒

  • 14篇西安交通大学...
  • 6篇微电子学与计...
  • 2篇计算机应用研...
  • 2篇电子器件
  • 2篇西安电子科技...
  • 1篇电测与仪表
  • 1篇电视技术
  • 1篇现代计算机
  • 1篇神经解剖学杂...
  • 1篇中国有线电视
  • 1篇电子科技大学...
  • 1篇小型微型计算...
  • 1篇计算机工程与...
  • 1篇空间控制技术...

年份

  • 3篇2024
  • 4篇2023
  • 8篇2022
  • 8篇2021
  • 9篇2020
  • 2篇2019
  • 5篇2018
  • 2篇2017
  • 1篇2013
  • 1篇2012
  • 3篇2011
  • 2篇2010
  • 1篇2009
  • 1篇2008
  • 3篇2007
  • 3篇2006
  • 3篇2005
  • 1篇2004
  • 6篇2003
  • 1篇2002
76 条 记 录,以下是 1-10
排序方式:
一种带广播结构的低成本内建自测试结构
本发明提出了一种带广播结构的低成本内建自测试结构,给出了硬件实现方式和测试方案。其目的是解决半导体器件特征尺寸小、集成电路集成度和复杂度高导致的芯片测试功耗高,面积开销和测试数据量大等问题。首先,该方法通过一个异或网络将...
梁峰王烨雷绍充袁野张国和
43位浮点流水线乘法器的设计被引量:1
2006年
提出一种浮点流水线乘法器IP芯核。该乘法器采用改进的三阶Booth算法减少部分积数目,提出了一种压缩器混用的Wallace树结构压缩阵列,并对关键路径中的5-2压缩器、4-2压缩器和64位CLA加法器进行了优化设计,有效降低了乘法器的延时和面积。经FPGA仿真验证表明,该乘法器运算能力比Altera公司近期提供的同类乘法器单元快15.4%。
梁峰邵志标孙海珺
关键词:浮点乘法器流水线BOOTH算法
采用多维相似性的测试压缩
未来的纳米电路测试需要更先进的测试压缩技术,本文探讨一种采用多维相似性测试图形的压缩方法。先提出两个种子向量的多维线性解压方法,以构成多维相似性测试图形;再研究多维相似性测试图形序列的约束条件,以构成最大长度序列;然后研...
雷绍充梁峰张路文王震刘泽叶
关键词:低功耗
文献传递
生成确定性测试图形的内建自测试方法被引量:8
2005年
为了以低的硬件开销自动生成高效率的确定型测试图形,提出一种新型的内建自测试(BIST)方法.先对原型设计用自动测试图形工具生成长度短、故障覆盖率高的确定性测试图形,然后对生成的图形排序以取得低功耗测试序列,再选择状态机优化和综合方案,最后自动生成BIST电路描述.由于结合了确定性测试和伪随机测试的优点,该方法具有低功耗、长度短、故障覆盖率高、测试图形自动生成等特色,特别适于CMOS组合逻辑电路的测试.基于ISCAS85Benchmark的实验结果表明,所设计的BIST电路在硬件开销、速度、测试功耗等方面均优于传统的伪随机测试电路,测试时间显著减少.
雷绍充邵志标梁峰
关键词:低功耗内建自测试状态机
一种缓解忆阻加速器非理想因素的方法及装置
本申请提供了一种缓解忆阻加速器非理想因素的方法及装置,属于电子信息技术领域。所述方法包括:获取已训练好的神经网络中卷积层和/或全连接层的浮点值表示的原始权重、映射各层权重的量化位宽以及忆阻器表示精度;根据所述量化位宽和所...
梁峰卞鼐李冰梁辉张洁李佩嵘张国和
文献传递
一种图像处理方法、装置、电子设备及存储介质
本申请提供了一种图像处理方法、装置、电子设备及存储介质,所述方法包括:将待处理图像输入预先训练得到的卷积网络模型;通过卷积网络模型对待处理图像进行处理;输出待处理图像的处理结果;其中,卷积网络模型包括:具有线性相位约束的...
张国和梁峰田志超
文献传递
VLSI测试和可测性设计方法学的建立与发展
雷绍充邵志标梁峰
该项目属于半导体技术学科(510.30)中半导体测试技术(510.3010)领域。项目组编写关于VLSI与SOC测试与可测性设计方法的著作和书籍3部,论文60余篇。项目组一个创造性贡献是建立了中国VLSI测试和可测性设计...
关键词:
一种低功耗低成本测试图形的生成方法
2017年
针对半导体器件特征尺寸小、集成电路集成度和复杂度高导致的芯片测试功耗高、面积开销和测试数据量大等问题,提出了一种带广播结构的低功耗低成本内建自测试的测试图形生成方法,给出了硬件实现方式和测试方案。首先,该方法通过一个异或网络将线性反馈移位寄存器(LFSR)结构和Johnson计数器相结合,产生具有多维单输入跳变(MSIC)特性的测试向量;然后,通过复用测试生成结构,广播电路将测试向量扩展为能够填充更多扫描链的基于广播的多维单输入跳变(BMSIC)测试图形,从而减小了测试图形生成电路的面积开销;最后,以ISCAS’89系列中较大的5款电路为对象实验,结果表明,与MSIC测试生成电路相比,BMSIC测试图形生成方法可在确保低功耗高故障覆盖率基础上,减小50%左右的电路面积开销。
王烨梁峰闫丹雷绍充
关键词:内建自测试低功耗
运用赋值相异生成高效率测试图形
2007年
针对传统算法中赋值相异导致测试生成失败的问题,提出新的解决思路,利用赋值相异信息确认故障效应传播路径,以确保每次测试生成成功.与传统方法不同的是,新方法通过对故障传播函数的分析,总结出支配故障传播的规律,即故障传播不仅仅受线确认条件约束,还受敏化路径的拓扑结构的约束,线确认和蕴涵所导致的赋值相异有助于建立敏化正确的故障传播路径.进而提出自湮没和它湮没的概念和分析方法,并发展为运用赋值相异信息来确认故障效应传播路径的方法.新方法可生成精简的、故障覆盖率高的测试图形,并尽可能多地检测多重故障.基于ISCAS85Benchmark的实验结果表明,新方法的测试数据长度和故障覆盖率均优于Synopsys Tetramax等现有方法.
雷绍充梁峰
Windows 2000虚拟专用网络技术与应用被引量:2
2000年
介绍了虚拟专用网络(VirtualPrivateNetwork)的概念以Windows2000Server的VPN特点,描述了如何采用Windows2000的路由和远程访问服务来设计VPN连接.
梁晋施仁梁峰
关键词:虚拟专用网络路由器局域网WINDOWS2000
共8页<12345678>
聚类工具0