白宁
- 作品数:4 被引量:7H指数:2
- 供职机构:上海交通大学电子信息与电气工程学院大规模集成电路研究所更多>>
- 发文基金:美国国家科学基金“九五”国家科技攻关计划更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 深亚微米集成电路中的连线分割和缓冲器插入被引量:1
- 2002年
- 为在一定的时间限制下得到最少的缓冲器插入数目和连线分段数目 ,提出了一种深亚微米电路设计方法 .该方法通过将传统的可变尺寸驱动连线模型改为缓冲器连线分段模型 ,得到了最优的缓冲器插入数目和连线分段数目 .实验结果表明 ,在不同的时间限制下 。
- 白宁林争辉
- 关键词:深亚微米集成电路缓冲器插入
- 用关键特征集对逻辑进行优化被引量:4
- 2001年
- 提出了一个两级逻辑优化的新算法 .与通过函数质蕴涵集求解覆盖的传统算法不同 ,文中将求解逻辑函数的质蕴涵项与推导覆盖问题相结合 ,直接得出覆盖问题的解 .算法的主要问题可以简化为 :对于立方描述的单元 ,求解最小覆盖 .在这个过程中又提出了一种改进的覆盖吸收算法 :基于关键特征集合的选拔吸收算法 .此算法不用求所有的立方 ,通过标准的测试例子与原来的 Espresso算法作比较 ,对于大电路 ,在计算时间上 。
- 白宁林争辉
- 关键词:逻辑综合大规模集成电路
- 调节缓存器宽度和布线宽度相结合的优化算法
- 2001年
- 介绍了将调节缓存器宽度和布线宽度相结合的一种减小连线延迟的优化算法—B&W算法。算法是以Elmore迟延模型为基础的。该算法在GWSA1的算法基础上考虑调节缓存器宽度的作用,因而比单独的调节布线宽度的算法在运算速度上要快的多。例如它在有8000个缓存器和连线段的情况下,CPU时间仅为0.215秒。B&W算法同时是一种叠代搜索算法,它能够达到最优解。而且算法可以扩展应用到互连树的情况下,这使它的应用更加广泛。
- 雷海燕白宁林争辉
- 关键词:缓存器二进制搜索优化算法CPU
- 非状态空间搜索的电路面积优化被引量:2
- 2002年
- 文章给出了一个通过去除冗余的方法 ,实现了电路面积优化的算法。该算法通过电路网络结点值的计算来找到相容的冗余 ,可以避免由遍历状态空间造成的计算量呈指数增长 ,同时 ,所有被找到的冗余将在一次全部除掉。变换后的电路延迟将不会超过初始电路。算法将计算相容时序的冗余 ,并通过在电路中传播它们来简化电路。实验比较证明 ,这一算法对大电路是有效的。
- 白宁林争辉
- 关键词:面积优化时序电路逻辑电路