您的位置: 专家智库 > >

顾嘉辉

作品数:3 被引量:3H指数:1
供职机构:西安电子科技大学更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇期刊文章
  • 1篇学位论文

领域

  • 3篇电子电信

主题

  • 1篇信道
  • 1篇中继
  • 1篇中继通信
  • 1篇中继通信系统
  • 1篇瑞利
  • 1篇瑞利衰落
  • 1篇瑞利衰落信道
  • 1篇时钟
  • 1篇时钟抖动
  • 1篇数据传输
  • 1篇衰落信道
  • 1篇速率
  • 1篇通信
  • 1篇通信系统
  • 1篇高速数据
  • 1篇高速数据传输
  • 1篇TURBO编...
  • 1篇ASI接口
  • 1篇FPGA实现
  • 1篇MIMO技术

机构

  • 2篇西安电子科技...
  • 2篇中国电子科技...

作者

  • 3篇顾嘉辉
  • 2篇侯永彬
  • 1篇何朝玉
  • 1篇陈燕

传媒

  • 1篇无线电通信技...
  • 1篇通信技术

年份

  • 1篇2012
  • 2篇2011
3 条 记 录,以下是 1-3
排序方式:
Two-Way模型瑞利衰落信道下的MIMO技术与Turbo编码应用
在实际的通信场景中,当用户间无法直接传输信息,需要依靠基站(或中继)完成数据交互,此时传输系统可以简化为一种用户间无协作的Two-way中继传输模型。本文针对Two-Way中继传输系统,研究在两时隙传输策略下,如何设计传...
顾嘉辉
关键词:中继通信系统衰落信道MIMO技术TURBO编码
文献传递
高速数据传输中ASI接口技术分析被引量:1
2011年
高速数据传输中,同步接口对时序一致性要求随速率的提高而严格,实现难度也随之增加,尤其是速率可变的传输设备,设备复杂度增加,可靠性也面临考验。为此提出了利用异步串行接口(ASI)接收数据流方法,通过对恒定速率有效带宽分配和时钟抖动优化等关键技术设计,给出了采用一级时钟变换实现可变速率数据可靠传输的实现方案,并对设计电路的时钟抖动性能进行了测试分析。经工程应用,该接口传输速率可达270 Mbps。
陈燕侯永彬何朝玉顾嘉辉
关键词:高速数据传输ASI接口变速率时钟抖动
基于FPGA实现RS编码新型方案被引量:2
2011年
针对目前通讯大量差错控制的需要,提出一种利用现场可编程门陈列(FPGA)内核实现RS编码与交织的新型方案。通过控制RS编码数据流的输入与输出,完成对异步数据的整帧处理,利用多级流水实现数据的实时传输。通过对交织块RAM的读写地址的控制,同步完成任意深度的交织操作。工程实践表明,该方案在上下行链路中快速稳定的实现了RS编码与交织,并适应多种差错控制编码格式的要求。与常规方法相比,有效降低了信道编码工程实现复杂度和对FPGA芯片等硬件的要求。
顾嘉辉侯永彬
共1页<1>
聚类工具0